# فصل سوم

معماری مجموعه دستورات

## فهرست مطالب

| ٣                                             | مقدمه   | ٣.١  |
|-----------------------------------------------|---------|------|
| زبان ماشین و اسمبلی                           | ٣.١     | .1   |
| مفهوم برنامه ذخيره شده۵                       | ٣.١     | ۲. ۱ |
| چرخه اجرای دستورات۵                           | ٣.١     | ۳. ر |
| معماری مجموعه دستورات                         | ٣.١     | ۴.   |
| دسته بندی معماریهای مجموعه دستورات            | ۳.۱.۴.۱ |      |
| دسته بندی دستورات موجود در یک ISA             | 7.1.4.7 |      |
| عملیات سخت افزار کامپیوتر                     |         | ٣.٢  |
| محل ذخیره سازی عملوندها                       |         | ٣.٣  |
| عملوندهای رجیستر                              | ٣.٣     | ۲.۱  |
| عملوندهای حافظه                               | ٣.٣     | ۲.۲  |
| عملوندهای بلافصل (فوری) یا ثابت               | ٣.٣     | ۳.۳  |
| نمایش دستورالعملها در کامپیوتر                |         | ٣.۴  |
| ىليات منطقى                                   | عه      | ۳.۵  |
| دستورالعملهای تصمیم گیری                      |         | ٣.۶  |
| دستورهای پشتیبانی رویهها در MIPS              |         | 3.7  |
| کار با کاراکترها و رشتهها۴۱                   |         | ۲.۸  |
| طرز استفاده از ثابتهای ۳۲ بیتی در معماری MIPS |         | ٣.٩  |
| آدرس دهی دقیق در دستورات انشعاب و پرش         |         | ۳.۱۰ |
| به دستورات                                    | شب      | ٣.١١ |

#### ۳.۱ مقدمه

برای فرمان دادن به یک کامپیوتر باید با زبان او صحبت کنیم. کلمات یک زبان کامپیوتری دستورالعمل  $^{\prime}$  و مجموعه کلمات یا لغتنامه آن مجموعه دستورات ٔ نامیده میشوند. در این فصل مجموعه دستورات یک کامپیوتر  $\,$ واقعی را هم به فرمی که توسط کاربر نوشته میشود و هم به فرمی که توسط ماشین خوانده میشود، مورد مطالعه قرار خواهیم داد. زبان ماشین این کامپیوتر واقعی به صورت مرحله به مرحله توضیح داده خواهد شد که در ابتدا شبیه یک زبان برنامه نویسی سطح بالاست؛ سپس آن را مرحله به مرحله پالایش می کنیم تا زبان واقعی یک کامپیوتر شکل گیرد. ممکن است فکر کنید که زبان کامپیوترها مثل زبان انسانها گوناگون و پراکنده هستند، اما باید گفت که زبان کامپیوترها کاملاً شبیه به هم هستند. شباهت زبانهای کامپیوتری حتی از شباهت لهجه-های مختلف یکی از زبانهای انسانها به یکدیگر نیز بیشتر است. این شباهت به این دلیل است که همه کامپیوترها با استفاده از تکنولوژیهای سخت افزاری ساخته میشوند که اصول کاری آنها در سطوح پایین مشابه همدیگر است. همچنین، عملیات پایهای محدودی وجود دارند که هر کامپیوتری باید آنها را فراهم نماید. بعلاوه، طراحان همه کامپیوترها اهداف مشترکی دارند: یافتن زبانی که ساختن سخت افزار و کامپایلر را آسان کند و همچنین، کارآیی را افزایش داده و هزینه را کم نماید. بنابراین، با توجه به شباهت موجود بین زبانهای کامپیوتری، اگر شما یک زبان کامپیوتری را بیاموزید، یادگیری زبانهای دیگر آن نیز سهل و آسان خواهد بود. در این فصل، ابتدا مفهوم معماری مجموعه دستورات یا ISA یک پردازنده که یکی از کلیدی ترین مباحث معماری کامپیوتر می باشد را توضیح خواهیم داد و سیس دسته بندیهای مختلفی از ISA ارائه نموده و مزایا و معایب هر یک را بررسی خواهیم نمود. در ادامه تأثیر ISA بر طراحی سخت افزار و همچنین طراحی کامیایلر مورد بررسی قرار گرفته و ویژگیهای یک ISA خوب مطرح خواهد شد. در نهایت، یک ISA به نام MIPS که مبنای اکثر مطالب این کتاب میباشد مورد بررسی دقیق قرار خواهد گرفت. معماری مجموعه دستورات MIPS نمونهای از چند ISA معروف است که از دههی ۱۹۸۰ به بعد طراحی شده است. این پردازنده هم اکنون جزء پردازندههای معروف و پرفروش دنیای کامپیوتر به حساب میآید. فقط حدود ۱۰۰ میلیون از این ریزپردازنده در سال ۲۰۰۲ ساخته شده است. این پردازنده را می توان در محصولات شرکتهای AII Technology، Toshiba ،Texas Instrument ،Sony ،Silicon Graphics ،Nintendo ،NEC ،Cisco ،Broadcom و دیگر تولید کنندگان پیدا کرد.

هدف این کتاب طراحی کامل یک پردازنده است. پردازنده اصلی ترین وظیفهای که بر عهده دارد اجرای دستورات برنامه است. برای اینکه موجودی طراحی کنیم که بتواند دستور اجرا نماید، باید در ابتدا دستورات هدف و کار

<sup>&</sup>lt;sup>1</sup> - Instruction

<sup>&</sup>lt;sup>2</sup> - Instruction Set

<sup>&</sup>lt;sup>3</sup> - Instruction Set Architecture

هر یک از آنها را مشخص نماییم. بنابراین، در ادامه این فصل و قبل از اینکه طراحی پردازنده را شروع نماییم. (فصل پنجم به بعد)، دستورات مورد انتظار را معرفی و عملکرد و پارامترهای تک تک آنها را بررسی مینماییم. دستورات منتخب و مورد نظر از مجموعه دستورات پردازنده MIPS که پردازنده مرجع این کتاب است خواهد بود.

#### ۳.۱.۱ زبان ماشین و اسمبلی

کامپیوتر ماشینی است که در مبنای دو کار می کند و سخت افزار آن فقط 0 و 1 را می شناسد. بنابراین، تمامی دستورات و داده هایی که به کامپیوتر داده می شود و یا در حافظه های آن ذخیره می شوند باید به صورت مجموعه ای از 0 و 1 ها باشد. در کامپیوتر، زبان ماشین یک زبان برنامه نویسی است که در آن فقط 0 و 1 مورد استفاده قرار می گیرد. در زبان ماشین هر دستوری به صورت یک رشته ای از 0 و 1 ها می باشد. به طور مثال، در یک کامپیوتر ممکن است دستور جمع a = b+c به صورت رشته هشت بیتی a = b+c نوشته شود. تمامی داده ها نیز در زبان ماشین به صورت رشته هایی از a = b+c نوشته می شوند. به طور مثال عدد a = b+c به صورت رشته می شوند. به طور مثال عدد a = b+c به صورت رشته می شوند. به طور مثال عدد a = b+c به صورت رشته می شوند.

در ابتدای پیدایش کامپیوترها، برنامه نویسان فقط به زبان ماشین (زبان 0 و 1) برنامه نویسی می کردند. به یاد سپردن رشتههای مرکب از 0 و 1 کار ساده ای نبود و برنامه نویسی به زبان ماشین و همچنین اشکال زدایی و نگهداری برنامههای زبان ماشین خیلی مشکل بود. به همین دلیل، برنامه نویسان تصمیم گرفتند از زبان برنامه نویسی دیگری به جای زبان ماشین استفاده کنند. در این زبان جدید که اسمبلی نام داشت به جای رشتههای 0 و 1 از نمادهایی استفاده می کردند که اولاً به یاد سپردن آنها ساده تر باشد و ثانیاً برنامه نویسی به کمک آنها به راحتی انجام گیرد. در زبان اسمبلی دستور جمع به صورت a b قرار است عمل جمع بین خانههای a و a حافظه انجام داده و نتیجه را در خانه a حافظه ذخیره نماید به صورت a add a, a و اشکال زدایی برنامه با زبان اسمبلی نسبت به زبان ماشین ساده تر است و بعداً می توان برنامه های نوشته شده را به سادگی توسعه داد و امکانات جدیدی را به آن اضافه نمود.

برنامههای نوشته شده به زبان اسمبلی را می توان با استفاده از ابزاری به نام اسمبلر تبدیل به زبان ماشین نمود. زبان اسمبلی همانند زبان ماشین یک زبان سطح پایین به حساب می آید (نسبت به زبانهایی مثل C و جاوا). در واقع زبان اسمبلی نمادی از زبان ماشین است که هر دستور آن تقریباً معادل یک دستور در زبان ماشین است. در این کتاب، ما زبان اسمبلی را معادل زبان ماشین در نظر خواهیم گرفت و در بیشتر موارد به دلیل ساده تر بودن زبان اسمبلی، مثالهای برنامه نویسی را با زبان اسمبلی ارائه خواهیم نمود. در این فصل، به صورت مرحله به مرحله دستورات زبان اسمبلی پردازنده MIPS را توضیح خواهیم داد و در انتهای این فصل، کل دستورات ارائه شده در این فصل را با زبان فصل را با زبان ماشین دستورات ارائه شده در این فصل را

نیز در انتهای این فصل در قالب یک جدول ارائه خواهیم داد. از این دو جدول در فصلهای آینده به عنوان مرجع استفاده خواهد شد.

#### ٣.١.٢ مفهوم برنامه ذخيره شده

اوایل اختراع کامپیوترها، حافظه مورد استفاده قرار نمی گرفت. برای اولین فردی به نام ون نیومن ایده استفاده از حافظه را مطرح نمود. در این روش برنامه مورد نظر داخل یک حافظه قرار می گرفت و توسط واحد کنترل دستور به دستور بر روی ALU اجرا می شد. با استفاده از این ایده، یک کامپیوتر توانایی اجرای برنامههای مختلف را پیدا کرد و برای اجرای یک برنامه کافی بود که آن برنامه داخل حافظه قرار داده شود.

## ۳.۱.۳ چرخه اجرای دستورات

با روشن شدن کامپیوتر، پردازنده شروع به کار می کند و دستورات را یکی پس از دیگری اجرا می کند. پردازنده همیشه در حال اجرای دستورات است و پیوسته چرخهای به نام چرخه اجرای دستورات را طی مینماید. چرخه اجرای دستورات شبیه به فلوچارتهای برنامه نویسی است و مراحل آن در شکل زیر نشان داده شده است.



مراحل مختلف در یک چرخه دستورالعمل به صورت زیر است:

<sup>&</sup>lt;sup>1</sup> - Von Newman

- ۱- دستور از حافظه خوانده می شود (Instruction Fetch)
  - ۲- نوع دستور مشخص می شود (Instruction Decode)
- ۳- عملوندهای دستور خوانده می شوند (Operand Fetch)
  - ۴- دستور اجرا می شود (Execute)
- (Store results) نتایج حاصل از اجرای دستور ذخیره می شوند  $-\Delta$
- ۶- آدرس دستور بعدی جهت اجرا مشخص می شود (Next Instruction)

#### ٣.١.۴ معماری مجموعه دستورات

معماری مجموعه دستورات یا ISA مهمترین بحث معماری کامپیوتر میباشد که طراحی سخت افزار و همچنین طراحی کامپایلر بر اساس آن صورت میگیرد. برای ISA تعاریف مختلفی ارائه شده است که مهمترین آنها به شرح زیر است:

- ISA واسطى است بين سخت افزار و نرم افزار سطح پايين (كامپايلر)
- ISA ساختاری از کامپیوتر است که برنامه نویس زبان ماشین کامپیوتر باید بداند تا اینکه برنامههای درستی را برای آن کامپیوتر بنویسد (منبع IBM). این برنامهها بدون توجه به زمانبندی (timing) نوشته می شوند.
- ISA توصیفی از ماشین است که یک طراح سخت افزار باید بداند تا بتواند پیاده سازی درستی از کامپیوتر انجام دهد.
  - ISA یک سطح تجرید است که جزئیات سخت افزار را از دید برنامه نویس مخفی می کند.

## از ویژگیهای یک ISA خوب می توان به موارد زیر اشاره نمود:

- ادامهدار بودن در پیادهسازیهای نسلهای بعدی یک پردازنده که اصطلاحاً به آن قابلیت حمل یا سازگاری افته میشود. به طور مثال، در معماری پردازندههای اینتل سازگاری وجود دارد چرا که معماری به کار رفته در پردازندههای قدیمی آن نظیر 8086 در پردازندههای بعدی آن تا به امروز استفاده شده است. پردازنده آن Core i7 شرکت اینتل که یک پردازنده جدید است از معماری پردازنده های قدیمی پشتیبانی مینماید و به همین دلیل میتواند برنامههای نوشته شده برای پردازندههای قدیمی تر را نیز اجرا نماید.
  - طراحی کامپایلر با استفاده از آن سادهتر انجام شود.
    - پیاده سازی سخت افزار برای آن سادهتر باشد.

در یک ISA موارد متعددی مشخص میشوند که از آن جمله میتوان به موارد زیر اشاره نمود:

٦

<sup>&</sup>lt;sup>1</sup> - Compatible

- مجموعه دستورات
- تعداد عملوندهای مورد نیاز در دستورات
- محل ذخیره سازی عملوندها (حافظه یا رجیستر)
  - نوع و اندازه هر عملوند (انواع داده)
    - شیوههای آدرس دهی
  - تعداد رجیسترها و کار هر رجیستر
  - قالب دستورات (معنی بیتهای هر دستور)
    - طول دستورات

#### ۳.۱.۴.۱ دسته بندی معماریهای مجموعه دستورات

ISAهای مختلف معمولاً در نحوه دسترسی به خانههای حافظه و رجیسترها و همچنین نحوه انجام عملیات ریاضی و منطقی بر روی آنها با همدیگر فرق دارند. چند دسته معروف ISA وجود دارند که در زیر به برخی از آنها اشاره می کنیم:

- معماری حافظه به حافظه (Memory to Memory): در این نوع از ISA، انتقال بین خانههای حافظه و همچنین عملیات بر روی خانههای حافظه مجاز میباشد. عیب این ISA تعداد مراجعات زیاد به حافظه و سرعت پایین آن میباشد. اما مزیت آن طول کم برنامه است.
- مبتنی بر انباره (Accumulator based)؛ در این ISA یک رجیستر به نام انباره وجود دارد که یک پای ثابت عملیات ریاضی و منطقی میباشد و بنابراین به جای اینکه عملیات بر روی دو خانه حافظه انجام گیرد، عملیات میتواند بر روی دو رجیستر و یا یک رجیستر و حافظه انجام گیرد. در این معماری معمولاً رجیستر انباره به صورت ضمنی استفاده میشود. به طور مثال وقتی مینویسیم B منظورمان این است که B را داخل Acc (انباره) قرار بده. از مزایای این ISA میتوان به تعداد مراجعات کمتر به حافظه نسبت به روش Memory to Memory شود. اما در این روش طول برنامه اندکی افزایش پیدا می کند.
- مبتنی بر پشته (Stack based)؛ در این ISA برای انجام محاسبات، ابتدا عملوندها داخل حافظهای به نام پشته قرار می گیرند و سپس در حین عملیات، محاسبات بر روی خانههای حافظه پشته انجام می- شود. مزیت این ISA ساده گی آن می باشد ولی تعداد مراجعات به حافظه در آن بیشتر شده است (چون حافظه پشته خودش نوعی حافظه است). همچنین، در این ISA تعداد دستورات نیز زیاد می باشد.
- معماری رجیستر-حافظهای (Register-Memory): این معماری شبیه به معماری مبتنی بر انباره است با این تفاوت که در آن به جای انباره هر رجیستری میتواند مورد استفاده قرار گیرد.
- معماری بارگذاری-ذخیره (Load-Store): در این معماری برای اینکه تعداد مراجعات به حافظه کم شود، فقط دستورات Load و Store می توانند به حافظه مراجعه کنند و همه دستورات ریاضی و منطقی

باید داخل رجیسترها انجام گیرند. این معماری به دلیل مراجعات کم آن به حافظه دارای سرعت زیادی است ولی طول برنامه در آن بیشتر میشود. این معماری، به دلیل مزایای آن در پردازندههای مدرن امروزی بیشتر از بقیه مورد استفاده قرار می گیرد.

جهت مقایسه ISA های فوق، عملیات A=B+C که در آن B و C خانههایی از حافظه میباشند، در شکل زیر با استفاده از C های مختلف پیاده سازی شده است.

| Memory to Memory<br>mov A B<br>add A C | Accumulator<br>load B<br>add C<br>store A | Stack<br>push B<br>push C<br>add<br>pop A | Register<br>(Register-memory)<br>load R1 B<br>add R1 C<br>store A R1 | Register<br>(Load-store)<br>Load R1 B<br>Load R2 C<br>Add R1 R1 R2<br>Store A R1 |
|----------------------------------------|-------------------------------------------|-------------------------------------------|----------------------------------------------------------------------|----------------------------------------------------------------------------------|
|                                        |                                           |                                           | MIPS is one                                                          | of these                                                                         |

برخی از پردازندهها فقط از یکی از معماریهای معرفی شده فوق استفاده می کنند (مثل پردازنده اینتل). از برخی از پردازندهها ترکیبی از چند معماری مختلف را مورد استفاده قرار می دهند (مثل پردازنده اینتل). از معروفترین نمونههای ISA که امروزه صنعتی شده اند و مورد استفاده قرار می گیرند، می توان به موارد زیر اشاره نمود:

- IA-32: این ISA محصول شرکت اینتل و ترکیبی از چند معماری مختلف میباشد. این ISA در یردازندههای ۳۲ بیتی اینتل مورد استفاده قرار می گیرد.
  - PowerPC •
  - DEC Alpha •
  - MIPS: محصول شرکت MIPS است و از نوع معماریهای Load-Store میباشد.
    - SPARC
      - HP-PA ●

## ۲.۱.۴.۲ دسته بندی دستورات موجود در یک ISA

برای اینکه یک ISA قوی باشد و برنامههای مختلف را به کمک آن بشود ایجاد کرد، دستورات متعددی باید در داخل آن موجود باشد. در یک دسته بندی کلی، در داخل یک ISA باید سه مجموعه دستور زیر حتماً موجود باشند:

- ۱- دستورات انتقال داده
- ۲- دستورات محاسبات ریاضی و منطقی

۳- دستورات پرش شرطی و غیرشرطی

## ٣.٢ عمليات سخت افزار كامپيوتر

هر کامپیوتری باید توان انجام محاسبات را داشته باشد. نماد زبان اسمبلی زیر را در نظر بگیرید: add a, b, c

در این نماد به کامپیوتر دستور داده می شود که دو متغیر b و c را جمع کرده و حاصل را در a قرار دهد. این نمادگذاری به دلیل اینکه در آن هر دستورالعمل حسابی فقط یک عملیات را انجام می دهد و باید سه متغیر داشته باشد، انعطاف پذیر نیست. به طور مثال با نماد فوق نمی توانیم حاصل جمع چهار متغیر a b و a را در a قرار دهیم و باید از رشته دستورالعمل های زیر استفاده کنیم:

```
add a, b, c \# a = b + c
add a, a, d \# a = (b + c) + d
add a, a, e \# a = ((b + c) + d) + e = b + c + d + e
```

در خطوط فوق کلمات نوشته شده در سمت راست علامت #، توضیحات برای خواننده هستند که کامپیوتر آنها را در نظر نمی گیرد و هر خط این زبان حداکثر دارای یک دستورالعمل میباشد. اختلاف دیگر آن با زبان برنامه نویسی C در این است که در آن برخلاف زبان C توضیحات همیشه در انتهای یک خط پایان می یابند. تعداد طبیعی عملوندها برای عملیاتی نظیر جمع، سه عملوند است: دو عددی که باید جمع شوند و مکانی که حاصل جمع باید در آن قرار گیرد. این نیازمندی که هر دستورالعمل دقیقاً سه عملوند داشته باشد، نه بیشتر و نه کمتر، برای هماهنگی با این فلسفه که سخت افزار را ساده تر کنید، تعیین شده است. سخت افزار برای تعداد عملوندها متغیر، پیچیده تر از تعداد عملوندهای ثابت است. این وضعیت اولین اصل از چهار اصل پایه ای طراحی سخت افزار را بیان می کند.

## اصل شماره ۱ طراحی: سادگی به نظم کمک می کند.

در دو مثال زیر رابطه ی بین برنامههای نوشته شده به زبان C و این نمادگذاری ابتدایی نشان داده می شود. کامپایلر عمل تبدیل را از یک برنامه سطح بالا به زبان اسمبلی و زبان ماشین انجام می دهد. در مثالهای زیر در واقع شما عمل کامپایلر را خودتان به صورت دستی انجام می دهید.

مثال: کد اسمبلی معادل با قطعه برنامهی زیر را نشان دهید.

$$a = b + c;$$
  
 $d = a - e;$ 

پاسخ: چون یک دستورالعمل در نمادگذاری نشان داده شده بر روی دو متغیر مبدأ عمل کرده و حاصل را در یک متغیر مقصد قرار میدهد، بنابراین قطعه کد بالایی مستقیماً به دو دستورالعمل زبان اسمبلی زیر تبدیل می-شود:

add 
$$a, b, c$$
 #  $a = b + c$  sub  $d, a, e$  #  $d = a - e$  : عبارت با پیچیدگی بیشتر را به صورت زیر در نظر بگیرید  $f = (g + h) - (i + j);$ 

کامپایلر C چه کدی را برای این عبارت تولید خواهد کرد؟

پاسخ: این عبارت پیچیده با چند دستور ساده ی اسمبلی پیاده سازی می شود. ابتدا جمع (g+h)، سپس جمع (i+j)، و در نهایت عملیات تفریق انجام می گیرد.

add t0, g, h add t1, i, j sub f, t0, t1

در این کد اسمبلی، t0 و t1 به عنوان متغیرهای موقتی برای ذخیره کردن نتایج برای استفاده در آینده مورد استفاده قرار گرفتهاند.

توجه: نمایشهای نمادینی (زبان اسمبلی) که در این بخش معرفی شدند، در واقع همان چیزی است که پردازنده واقعاً میفهمد. در بخشهای آتی نمایش نمادین زبان ماشین MIPS توضیح داده خواهد شد.

## ٣.٣ محل ذخيره سازي عملوندها

برای هر عملیاتی تعدادی ورودی وجود دارد که عملیات بر روی آنها انجام میشود. در معماری کامپیوتر به هر کدام از ورودیهای یک عملیات  $^{\prime}$  ، عملوند  $^{\prime}$  گفته میشود. هر کدام از رجیسترها، خانههای حافظه و ثابتهای عددی میتوانند عملوند یک دستور باشند. در این بخش عملوندهای مختلف موجود در معماری MIPS مورد بررسی قرار می گیرند.

## ۳.۳.۱ عملوندهای رجیستر

تعداد عملوندهای دستورالعملهای حسابی در زبان اسمبلی برخلاف برنامههای سطح بالا محدود می باشند و باید از تعداد محدودی مکانهای خاص که مستقیماً در سخت افزار ساخته شده و رجیستر نامیده می شوند، انتخاب شوند. رجیسترها همانند آجرهای ساختمان یک کامپیوتر می باشند: رجیسترها عناصر اولیهای هستند که در طراحی سخت افزار به کار گرفته می شوند که پس از تکمیل کامپیوتر برای برنامه نویس قابل مشاهده می باشند. در فصل های 0 و 0 نقش کلیدی رجیسترها در طراحی و ساخت سخت افزار نشان داده خواهد شد. در این فصل نیز مشاهده خواهید کرد که استفاده مؤثر از رجیسترها چگونه در کارآیی برنامه نقش کلیدی بر عهده دارد. اندازه رجیستر در معماری MIPS، 0 بیت است. معمولاً یک داده ی 0 بیتی را در معماری MIPS، کلمه می نامند. لازم به یادآوری است که به 0 بیت یا دو بایت، یک نیم کلمه گفته می شود.

<sup>&</sup>lt;sup>1</sup> - Operator

<sup>&</sup>lt;sup>2</sup> - Operand

<sup>&</sup>lt;sup>3</sup> - Word

یکی از تفاوتهایی که بین متغیرهای یک زبان برنامه نویسی مانند C و رجیسترها این است که تعداد رجیسترها محدودند. معمولاً کامپیوترهای امروزی T رجیستر دارند. معماری MIPS نیز دارای T رجیستر میباشد. بنابراین در ادامه مسیر گام به گام و از بالا به پایین نمایش نمادین زبان MIPS، این محدودیت را نیز اضافه میکنیم که هر یک از سه عملوند دستورالعملهای حسابی MIPS باید از یکی از T رجیستر T بیتی انتخاب شوند.

دلیل محدود بودن تعداد رجیسترها (برای MIPS ۳۲ است) را میتوان در دومین اصل از اصول طراحی سخت افزار یافت:

#### اصل شماره ۲ طراحی: کوچکتر سریعتر است.

هر چقدر تعداد رجیسترها بیشتر شود تأخیر مجموعه رجیسترها هم به دلیل بزرگ شدن حجم سختافزار بیشتر خواهد شد. این امر باعث می شود که پریود کلاک افزایش پیدا کرده و زمان زیادی صرف اجرای دستورات شود. دلیل دیگر عدم استفاده ی بیشتر از ۳۲ رجیستر، تعداد بیتهایی است که در قالب دستورالعمل قرار می-گیرد. این مورد در ادامه این فصل توضیح داده خواهد شد.

اگر چه می توانیم دستورالعملها را به سادگی با استفاده از عدد رجیسترها از صفر تا  $^{8}$  بنویسیم، اما قرارداد MIPS MIPS استفاده از نام دو کاراکتری است که قبل از آن علامت  $^{8}$  (دلار) قرار می گیرد. علت این نامگذاری در ادامه این فصل توضیح داده خواهد شد. فعلاً از  $^{8}$  و  $^{8}$  و ... برای رجیسترهای متناظر با متغیرهای زبان و از  $^{8}$  و  $^{8}$  و ... برای رجیسترهای موقت که هنگام کامپایل برنامه به دستورالعملهای MIPS مورد نیاز هستند، استفاده خواهیم کرد.

**مثال**: یکی از وظایف کامپایلر، اختصاص دادن رجیسترها به متغیرهای برنامه است. برای نمونه، دستور انتساب مثال قبل را در نظر بگیرید:

$$F = (g+h) - (i+j)$$

با فرض اینکه کامپایلر متغیرهای i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i ، i

پاسخ: برنامه کامپایل شده، شبیه مثال قبل است با این تفاوت که در آن متغیرها با نام رجیسترها جایگزین شدهاند و دو رجیستر موقت \$t0 و \$t1 استفاده کردهایم:

add \$t0, \$s1, \$s2

add \$t1, \$s3, \$s4

sub \$s0, \$t0, \$t1

<sup>1 -</sup> Half word

#### ٣.٣.٢ عملوندهاي حافظه

رجیسترها دارای سرعت زیادی هستند و کارکردن با آنها راحتتر است ولی ما فقط ۳۳ عدد رجیستر در اختیار داریم و هر کدام از رجیسترها فقط می توانند ۳۳ بیت داده در داخل خود نگهداری کنند. اگر ما ساختمان داده هایی نظیر آرایهها و ساختمانها داشته باشیم نمی توانیم آنها را داخل رجیسترها ذخیرهسازی کنیم چون تعداد عناصر آنها ممکن است از تعداد رجیسترها بیشتر باشد. همچنین اگر فقط از رجیسترها استفاده کنیم نمی توانیم با دادههایی که طول آنها از ۳۳ بیت بزرگتر است کار بکنیم. بنابراین ما برای ذخیرهسازی دادههای خود غیر از رجیسترها به حافظه هم نیاز پیدا می کنیم. حافظه AM در مقایسه با رجیسترها دادههای بیشتری را ذخیره می نماید ولی از آنجا که حافظهها سرعت پایین تری دارند تا جایی که ممکن است بهتر است از رجیسترها که دارای کلمه کلیدی تعریف نماید. کامپایلر هم تا که دارای کلمه کلیدی تعریف نماید. کامپایلر هم تا استفاده را که بهتر است در داخل رجیسترها قرار داده شوند، با این کلمه کلیدی تعریف نماید. کامپایلر هم تا حد امکان سعی می کند این نوع متغیرها را در داخل رجیسترها قرار دهد. اما کامپایلرهای مدرن یک کار جالب انجام می دهند و آن اینکه رجیسترها را بدون دخالت برنامهنویس به صورت هوشمندانهای برای متغیرها استفاده می کنند و تعداد دسترسیها به حافظه RAM را کاهش می دهند.

#### مرور حافظه

حافظه همانند یک آرایه بزرگ میباشد و همان طور که یک آرایه برای دسترسی به عناصر خود یک اندیس دارد که آن غانهها را که آن عناصر را آدرس دهی می کند حافظه نیز برای دسترسی به خانههای خود یک آدرس دارد که آن خانهها را آدرس دهی می کند. اگر تعداد خطوط آدرس یک حافظه، k باشد در این صورت این حافظه دارای  $2^k$  خانه خواهد بود و اگر هر خانه از حافظه نیز دارای n بیت باشد در این صورت اندازه حافظه به صورت  $2^k \times n$  نشان داده خواهد شد. بلوک دیاگرام یک حافظه RAM به همراه جدول درستی آن در شکل ۱ داده شده است.

|        | $2^k \times n$ m         | nemory |                 |
|--------|--------------------------|--------|-----------------|
| k<br>n | ADRS<br>DATA<br>CS<br>WR | OUT    | <sup>n</sup> /→ |

| CS | WR | Operation              |
|----|----|------------------------|
| 0  | x  | None                   |
| 1  | 0  | Read selected address  |
| 1  | 1  | Write selected address |

شکل ۱: بلاک دیاگرام یک حافظه به همراه جدول صحت آن

عملکرد حافظه RAM به صورت زیر است:

ورودی <sup>۲</sup> CS : برای فعال کردن یا غیر فعال کردن حافظه به کار میرود.

ورودی ADRS: آدرس خانهای از حافظه را مشخص می کند که به آن دسترسی خواهد شد.

<sup>&</sup>lt;sup>1</sup> - Structure

<sup>&</sup>lt;sup>2</sup> - Chip Select

خط WR برای انتخاب عملیات خواندن یا نوشتن حافظه به کار میرود.

برای خواندن از حافظه خط WR باید مساوی صفر شود در این صورت محتوای خانهای که با آدرس WR مشخص شده است بر روی خروجی OUT قرار خواهد گرفت. اگر اصطلاح Memory را به عنوان نام آرایه حافظه و ADRS را به عنوان اندیس آن در نظر بگیریم در واقع به هنگام خواندن حافظه عملیات OUT=Memory[ADRS] انجام می شود. برای نوشتن به حافظه، خط WR باید مساوی یک شود در این حالت داده ای که روی خط DATA قرار دارد در آدرس ADRS نوشته خواهد شد یعنی عملیاتی نظیر Memory[ADRS]=DATA

اگر اندازه هر خانه از حافظه یک بایت باشد، در این صورت در هر آدرس یا خانه حافظه می توان یک بایت را نوشت یا خواند. به اصطلاح در این صورت حافظه قابلیت دسترسی بایتی را داراست. حافظه پردازنده MIPS نیز قابلیت دسترسی به صورت بایتی را دارد. پردازنده MIPS می تواند تا 77 بیت خط آدرس را پشتیبانی کند یعنی قابلیت دسترسی به صورت بایتی را دارد. پردازنده  $2^{32}$  یا 4GB (۴ گیگا بایت) داشته باشیم. البته این اندازه حافظه خیلی زیاد است و در عمل کمتر ماشین MIPS این اندازه حافظه را در اختیار دارد!

## ذخیره و بازیابی بایتهای حافظه<sup>۲</sup>

شکل دستور ذخیره کردن بایت (store byte) یا sb همانند lb است با این تفاوت که sb یک بایت داده را از یک رجیستر به داخل حافظه منتقل می کند. مثالی از sb به صورت زیر است:

sb \$t0, 20(\$a0) # Memory[\$a0 + 20] =\$t0

آدرس دهی شاخصدار برای دسترسی به خانههای متوالی حافظه همانند عناصر آرایهها بسیار مفید است. در این صورت عدد ثابت مشخص کننده آدرس پایه یا همان شروع آرایه و رجیستر نشان دهندهٔ عنصری از آرایه است که مورد دسترسی قرار خواهد گرفت. به طور مثال اگر a0=0 باشد در این صورت دستور (a0) a00 باشد در این اولین خانه از یک آرایه را که از آدرس 2000 شروع می شود مشخص خواهد نمود. اگر a0=0 باشد در این صورت دستور (a0) به بایت نهم آرایه که در آدرس 2008 است اشاره خواهد نمود.

توجه: مثال فوق دلیل اینکه اندیس آرایهها در زبانهای برنامهنویسی C و جاوا به جای C از C شروع میشوند را نشان میدهد.

<sup>&</sup>lt;sup>1</sup> - Byte addressable

<sup>&</sup>lt;sup>2</sup> - Loading and Storing bytes

<sup>&</sup>lt;sup>3</sup> - Index addressing

آدرس دهی شاخصدار را می توان به گونه دیگری هم در نظر گرفت. در این حالت نقش عدد ثابت و رجیستر عوض می شود. یعنی اینکه رجیستر آدرس پایه یا شروع آرایه و عدد ثابت اندیس را مشخص می نمایند. این حالت برای مواقعی مفید خواهد بود که دقیقاً بدانیم که به کدام عنصر آرایه یا ساختمان دسترسی خواهیم داشت. به طور مثال اگر 2000=80 باشد، در این صورت دستور 800 80 بایت اول آرایه ای که از آدرس داشت. به طور مثال اگر 800 80 باشد، در این صورت دسترسی قرار خواهد داد و دستور 80 80 80 برای دسترسی به عنصر نهم به کار خواهد رفت.

توجه: مقدار ثابت در دستورالعملهای انتقال داده (load و store)، آفست ٔ ، و رجیستر افزوده شده برای تشکیل آدرس، رجیستر پایه ٔ نامیده می شود.

#### دسترسی به دادههای ۳۲ بیتی حافظه در پردازنده MIPS

در پردازنده MIPS میتوان با استفاده از دستورهای lw و sw به دادههای ۳۲ بیتی حافظه دسترسی پیدا کرد. مثالی از این دستورات به صورت زیر است:

lw \$t0, 20(\$a0) # \$t0 = Memory[\$a0 + 20] sw \$t0, 20(\$a0) # Memory[\$a0 + 20] = \$t0

اکثر زبانهای برنامهنویسی از نوع داده ۳۲ بیتی پشتیبانی میکنند به طور مثال انواع دادههای صحیح، دادههای ممیز شناور و آدرسهای حافظه (اشاره گرها)، ۳۲ بیتی هستند. در این کتاب فرض ما این است که دادههای ما ۳۲ بیتی هستند مگر در مواقعی که طول داده را مشخص نماییم. منظور از کلمه نیز در این کتاب همان کلمه ۳۲ بیتی است مگر در مواردی که طول کلمه را صریحاً گفته باشیم.

همان طور که گفته شد، در پردازنده MIPS حافظه قابلیت دسترسی بایتی دارد. بنابراین یک کلمه ۳۲ بیتی چهارخانه متوالی از حافظه اصلی را اشغال می کند. چگونگی قرار گرفتن کلمههای ۳۲ بیتی در حافظه، در شکل زیر نشان داده شده است.



شکل ۲: طرز قرار گرفتن کلمه های ۳۲ بیتی در حافظه پردازنده MIPS در معماری MIPS، کلمه های ۳۲ بیتی باید به صورت تراز شده در حافظه قرار بگیرند و تراز بودن به این معنا است که کلمه های ۳۲ بیتی باید از آدرس هایی شروع شوند که آن آدرس ها بر ۴ بخش پذیر باشند. بنابراین آدرس های 0.1 ۴ ، ۴ ، ۸ و ۱۲ آدرس های معتبری برای کلمه های ۳۲ بیتی هستند. ولی آدرس های 0.1 ۴ ، ۳ ، ۵ ، ۳ ، ۳ ، ۵ ، ۴ ، ۷ و ۱۱ آدرس های معتبری برای کلمه های ۳۲ بیتی نیستند. آدرس های تراز نشده برای حافظه برای

<sup>&</sup>lt;sup>1</sup> - offset

<sup>&</sup>lt;sup>2</sup> - Base register

<sup>&</sup>lt;sup>3</sup> - Aligned

کلمههای ۳۲ بیتی باعث ایجاد خطای bus error میشود که احتمالاً به این خطا در اجرای برنامههای خود برخورد کرده باشید.

**توجه:** تراز بودن کلمههای ۳۲ بیتی حافظه مطمئناً محدودیتهایی را بر زبانهای برنامهنویسی سطح بالا و همچنین کامپایلرها تحمیل می کند ولی همین امر باعث می شود که طراحی پردازنده راحت تر شود و همچنین سرعت آن بالاتر رود.

ما روش آدرسدهی حافظه را برای دسترسیهای بایتی توضیح دادیم حال میخواهیم همان مسأله را برای دسترسیهای  $^{77}$  بیتی توضیح دهیم. به طور مثال فرض کنید که آرایهای از کلمههای  $^{77}$  بیتی از آدرس  $^{77}$  حافظه شروع شده باشد در این صورت اولین عنصر آرایه در آدرس  $^{77}$  خواهد بود و دومین عنصر حافظه در آدرس  $^{77}$  خواهد بود نه در آدرس  $^{77}$  و این به این دلیل است که هر عنصر آرایه دارای  $^{7}$  بایت  $^{77}$  بیت) میباشد. اگر رجیستر  $^{70}$  باشد در این صورت دستور  $^{70}$  به عنصر اول آرایه دسترسی خواهد داشت. اما دستور  $^{70}$  به عنصر سوم آرایه که در آدرس  $^{77}$  است دسترسی خواهد داشت.

#### محاسبات با استفاده از حافظه

در پردازنده MIPS به طور مستقیم نمی توان بر روی کلمه های حافظه عملیات محاسباتی انجام داد و فقط برای دستورهای load و store به حافظه مراجعه می شود. برای انجام محاسبه با استفاده از داده های ذخیره شده در حافظه باید موارد زیر را انجام داد:

- ۱. دادههای مورد نظر را با استفاده از دستورهای load به داخل رجیسترها منتقل نماییم.
- ۲. عملیات را با استفاده از رجیسترها انجام داده و نتایج را در داخل رجیسترها ذخیره کنیم.
- ۳. نتایج را که هم اکنون در داخل رجیسترها قرار دارند با استفاده از دستورهای store به داخل حافظه منتقل نماییم.

نکته: در پردازنده MIPS همه عملیات محاسباتی بر روی رجیسترها انجام می گیرد و نتیجه داخل یک رجیستر ذخیره می شود.

مثال: فرض کنید که A یک آرایهی ۱۰۰ عنصری از بایتها باشد و کامپایلر متغیرهای g و h را به رجیسترهای s s s و s منتسب کرده باشد. آدرس شروع آرایه که آدرس پایه نامیده میشود، در s قرار دارد. عبارت انتساب زیر را کامپایل کنید:

$$g = h + A[8]$$

پاسخ: هر چند در این عبارت، یک عملیات وجود دارد، اما به دلیل اینکه یکی از عملوندها در حافظه قرار دارد، بنابراین ابتدا باید A[8] را به داخل یک رجیستر منتقل کرده و سپس آن را با A[8] جمع کنیم. آدرس این عنصر آرایه، برابر است با حاصل جمع آدرس پایهی آرایه A[8] که در رجیستر A[8] وجود دارد، و یک عدد که عنصر موجود در اندیس A[8] را انتخاب می کند. از آنجا که اندیس آرایه در زبان A[8] از صفر شروع می شود، بنابراین آدرس

پایه نشان دهنده اولین عنصر آرایه خواهد بود و چون هر عنصر آرایه، یک بایت است، بنابراین برای رسیدن به اندیس 8 باید به آدرس پایه عدد  $\Lambda$  را اضافه کنیم.

بنابراین با استفاده از دو دستور زیر میتوان این مثال را انجام داد که در آن دستور اول عنصر آرایه را به داخل یک رجیستر موقت منتقل می کند و دستور دوم آن رجیستر موقت را به h اضافه کرده و نتیجه را در g ذخیره می کند.

lb \$t0, 8(\$s3) add \$s1, \$s2, \$t0

مثال: فرض کنید رجیستر S2 به متغیر S3 به متغیر S3 به متغیر S3 به متغیر S3 باشد. با فرض کنید رجیستر S3 به متغیر S3 باشد. با فرض اینکه عناصر آرایه S3 به متغیر باشند، کد اسمبلی ماشین S3 باشد. با فرض اینکه عناصر آرایه S3 به متغیر S3 باشد، کد اسمبلی ماشین S3 باشد. با فرض اینکه عناصر آرایه S3 به متغیر S3 باشد. با فرض اینکه عناصر آرایه S3 به متغیر S3 ب

پاسخ: برای این مثال ابتدا باید A[8] را به داخل یک رجیستر منتقل نمود، بعد عملیات جمع را انجام داد و بعد نتیجه بدست آمده را که داخل یک رجیستر قرار گرفته به A[12] منتقل نمود. در اینجا به دلیل اینکه کلمات  $X^{*}$  بیتی هستند، کلمه اول  $X^{*}$  (آدرس پایه)، کلمه دوم  $X^{*}$  ( $X^{*}$  بیتی هستند، کلمه اول  $X^{*}$  ( $X^{*}$  (آدرس پایه)، کلمه نهم  $X^{*}$  (آدرس پایه) در آدرس  $X^{*}$  ( $X^{*}$  ( $X^{*}$  و به همین ترتیب تا اینکه کلمه نهم  $X^{*}$  ( $X^{*}$  ( $X^{*}$  ( $X^{*}$  ) و کلمه سیزدهم  $X^{*}$  (آدرس  $X^{*}$  ( $X^{*}$  ) قرار دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. بنابراین کد اسمبلی  $X^{*}$  ( $X^{*}$  ) فراد دارد. ب

lw \$t0, 32(\$s3) # t0 = A[8] add \$t0, \$s2, \$t0 # t0 = h + A[8] sw \$t0, 48(\$s3) # A[12] = h + A[8]

## little endian e big endian

به دلیل اینکه هر خانه حافظه دارای یک بایت میباشد، ذخیره کردن یک کلمه نیاز به چهار بایت دارد. برای big big endian و big endian و دروش بسیار معروف وجود دارد: little endian و دروش النال در روش النال ا

روش little endian درست بر عکس روش big endian است، یعنی در ذخیره یک کلمه، بایت کم ارزش در آدرس پایین و بایت با ارزش در آدرس بالا قرار می گیرد.

تلاقی سخت افزار و نرم افزار: کامپایلر، علاوه بر متناظر کردن متغیرها با رجیسترها، ساختمان دادههایی نظیر آرایهها و ساختارها را به مکانهای حافظه تخصیص میدهد. سپس کامپایلر میتواند آدرس شروع صحیح برای آرایه را در داخل یک رجیستر قرار داده و در دستورالعمل انتقال داده، آن را در کنار یک عدد ثابت (آفست) برای بدست آوردن آدرس عناصرش استفاده کند.

تلاقی سخت افزار و نرم افزار: تعداد متغیرها در بسیاری از برنامهها، بیشتر از تعداد رجیسترهای کامپیوترهاست. در نتیجه کامپایلر تلاش می کند تا متغیرهایی که بیشتر مورد استفاده قرار می گیرند را در رجیسترها و بقیه را در حافظه نگهدارد. فرآیند در حافظه قرار دادن متغیرهایی که از آنها کمتر استفاده می شود (یا متغیرهایی که بعداً مورد نیاز هستند)، ریختن رجیسترها انامیده می شود.

تفصیل بیشتر: اگرچه رجیسترهای MIPS در این کتاب ۳۲ بیتی هستند، اما نوع مجموعه دستورالعمل ۶۴ بیتی بیتی بیتی با ۳۲ رجیستر ۳۲ بیتی نیز وجود دارد. به معماری مجموعه دستوراتی که دارای ۳۲ رجیستر ۳۲ بیتی است، MIPS64 گفته میشود. در این فصل، زیر مجموعهای از MIPS32 مورد بررسی قرار می گیرد.

## ۳.۳.۳ عملوندهای بلافصل ٔ (فوری) یا ثابت

در بسیاری از برنامهها از یک مقدار ثابت به عنوان عملوند استفاده می شود. مثالی از این نوع عملوندها، افزایش شاخص یک آرایه به اندازه یک عدد ثابت برای اشاره به عنصر بعدی است. عملوندهای بلافصل فراوانی بالایی در برنامهها دارند، به طور مثال حدود نیمی از دستورالعملهای حسابی MIPS برای آزمون کارآیی SPEC2000 دارای مقدار ثابتی به عنوان عملوند می باشند.

میخواهیم با استفاده از دستوراتی که تاکنون مطالعه کردهایم، یک مقدار ثابت را از حافظه به داخل یک رجیستر منتقل کنیم (ثابتها به هنگام بار شدن برنامه در حافظه قرار می گیرند). به طور مثال، برای اضافه کردن ثابت ۴ به رجیستر \$s3 می توانیم از کد زیر استفاده کنیم:

در کد فوق فرض بر این است که AddrConstant4، نشان دهنده آدرسی از حافظه است که در آن آدرس عدد ۴ ذخیره شده است.

روش دیگر به جای استفاده از دستور بار کردن، استفاده از یک دستورالعمل جمع است که در آن یکی از عملوندها، مقدار ثابت است. این دستورالعمل جمع با یک عملوند ثابت، جمع فوری یا addi نامیده و به صورت زیر استفاده می شود:

addi 
$$\$s3$$
,  $\$s3$ , 4  $\#\$s3 = \$s3 + 4$ 

<sup>&</sup>lt;sup>1</sup> - Register Spilling

<sup>&</sup>lt;sup>2</sup> - Immediate

دستورالعملهای فوری باعث کاهش تعداد مراجعات به حافظه و همچنین باعث کاهش تعداد دستورات میشوند و به همین دلایل باعث میشوند که سرعت اجرای برنامهها افزایش پیدا کند. وجود دستورالعملهای فوری به دلیل اینکه ثابتها در برنامهها زیاد استفاده میشوند، میباشد. در واقع با این کار طراحان MIPS طبق قانون امدال، عمل کرده و دستوری طراحی کردهاند که سرعت موارد پر استفاده در برنامه را افزایش دهند. بنابراین اصل سوم طراحی سخت افزار به این صورت تشریح میشود:

## اصل شماره ۳ طراحی: موارد پر استفاده را سریع تر کنید.

رجیستر صفر ((\$0)) یا zero در پردازنده MIPS همیشه مقدار صفر را نگهداری می کند و نمی توان محتوای آن را تغییر داد. با توجه به این مطلب می توان با استفاده از رجیستر (\$0) و عملوندهای ثابت، رجیسترهای MIPS را مقدار دهی اولیه کرد یا اینکه محتوای یک رجیستر را به داخل رجیستر دیگر کپی نمود:

```
addi $a0, $0, 2000  # $a0 = 0 + 2000 = 2000
add $a1, $t0, $0  # $a1 = $t0 +0 = $t0
```

مثال: با استفاده از دستورات اسمبلی پردازنده MIPS محتوای دو کلمه اول از آرایهای که از آدرس ۲۰۰۰ شروع می شوند را به ترتیب ۰ و ۲۳ قرار دهید.

#### جواب:

```
addi $a0, $0, 2000 # $a0 = 2000

sw $0, 0($a0) # M[2000] = A[0] = 0

addi $t0, $0, 23 # $t0 = 23

sw $t0, 4($a0) # M[2004] = A[1] = 23
```

## ۳.۴ نمایش دستورالعملها در کامپیوتر

همهی ما انسانها اجسامی که در اطراف مان قرار دارند را می شناسیم. به طور مثال اگر کسی یک خود کار، قلم، و یا کتاب را به ما نشان دهد و بپرسد: این چیست؟ بلافاصله اسم آن شیء را به او می گوئیم. ما به این دلیل می توانیم این کار را انجام دهیم که در ذهن ما یک سری الگوهایی از اجسام شکل گرفتهاند که این الگوها را در طول زمان به ما آموزش داده اند و ما با استفاده از آن الگوها می توانیم اجسام را تشخیص دهیم و محیط اطراف خود را بشناسیم. یک کامپیوتر هم دقیقاً مانند انسان رفتار می کند و بر اساس یک سری الگوهایی که برایش تعریف شده است رفتار می کند. کاری که کامپیوتر انجام می دهد اجرای دستورات مختلف است و باید قبل از اجرای هر دستور تشخیص دهد که این، چه دستوری است. پس از اینکه بر اساس یک سری الگو نوع دستور را تشخیص داد، باید شیوه انجام دستور را نیز بشناسد. اگر نقشه ایران در اختیار شما قرار بگیرد و به شما گفته شود که از تهران به یک شهر مشخصی از ایران بروید، بسته به اینکه به کدام شهر بخواهید مسافرت کنید، مسیر حرکت شما نیز متغیر خواهد بود. هر دستور کامپیوتر هم به مانند یک نقشه، از قسمتهای مختلفی تشکیل

<sup>&</sup>lt;sup>1</sup> - Initialize

شده است و این قسمتهای مختلف، روش اجرای دستور را تعیین خواهند کرد. به طور مثال اگر بر اساس قسمتهای الگوهای داخلی، نوع دستور جمع (add) تشخیص داده شود، گام بعدی این است که بر اساس قسمتهای مختلف دستور، تشخیص داده شود که این دستور جمع، بر روی چه ورودیهایی انجام میشود (حافظه، رجیستر و یا عدد ثابت) و پس از انجام عملیات، نتیجه در کجا ذخیره میشود. اگر کامپیوتر، همهی این تشخیصها را انجام دهد، با استفاده از مداراتی که در داخل آن تعبیه شده است، میتواند آن دستور را به طور کامل اجرا کند. در این بخش از کتاب و بخشهای بعدی، بر روی الگوی دستورات MIPS تمرکز خواهیم نمود. در واقع اصلی-ترین هدف این فصل از کتاب، معرفی همین الگوهاست. هر کامپیوتری الگوهای تعریف شده و مختص خودش را دارد و بر اساس همین الگوهاست که طراحی پردازندهها انجام میشود. در فصلهای بعدی که طراحی پردازنده MIPS انجام خواهد شد، استفاده این الگوها را خواهید دید.

در این بخش میخواهیم تفاوت بین دستوراتی که انسان به کامپیوتر میدهد را با دستوراتی که کامپیوتر میبیند توضیح دهیم. ابتدا مروری سریع بر چگونگی نمایش اعداد در کامپیوتر خواهیم داشت.

انسانها در امور روزمره مبنای ده را برای اعداد به کار میبرند. اما اعداد را در هر مبنایی میتوان نشان داد. به طور مثال عدد ۱۲۳ در مبنای ۱۰ برابر با 1111011 در مبنای ۲ است.

اعداد در سخت افزار کامپیوتر به صورت یک سری سیگنال با حالت بالا و پایین  $^{7}$  نمایش داده می شوند، بنابراین کامپیوتر اعداد را در مبنای  $^{7}$  در نظر می گیرد. می توانیم حالت بالا یا پایین را به صورت روشن یا خاموش، درست یا نادرست، و  $^{7}$  یا  $^{9}$  نیز در نظر بگیریم. دستورالعملها نیز در کامپیوتر به صورت یک سری سیگنالهای بالا و پایین ذخیره می شوند و می توانند به صورت عدد به نمایش در آیند. در حقیقت هر قسمت از یک دستورالعمل به صورت یک عدد مجزا در نظر گرفته می شود و از کنار هم قرار گرفتن این اعداد، دستورالعمل شکل می گیرد.

از آنجا که رجیسترها تقریبا بخشی از همهٔ دستورالعملها هستند، می توان به صورت قراردادی، نامهای رجیستر را به اعداد نگاشت کرد. در زبان اسمبلی MIPS ، رجیسترهای \$80 تا \$87 به رجیسترهای \$17 تا \$17 به رجیسترهای \$17 به رجیسترهای \$17 به رجیسترهای \$18 به معنای رجیستر \$18 به معنای رحیستر \$18 به معنا

مثال: می خواهیم دستور زبان اسمبلی MIPS زیر را به صورتی که کامپیوتر به آن نگاه می کند، نشان دهیم: add \$t0, \$s1, \$s2

پاسخ: همان طور که در بالا اشاره شد، یک دستور از چند قسمت تشکیل میشود و هر قسمت از دستور و همچنین کل دستور به صورت عدد در حافظه کامپیوتر ذخیره میشوند. بر اساس همین اعداد هست که کامپیوتر راجع به کارهایی که میخواهد انجام دهد، تصمیم گیری می کند. برای بدست آوردن نمایش عددی این

<sup>1 -</sup> High

<sup>&</sup>lt;sup>2</sup> - Low

دستور، ابتدا دستور را به صورت ترکیبی از اعداد دهدهی و سپس اعداد دودویی نمایش میدهیم. نمایش دهدهی به صورت زیر است:

|   |    |    |   | - |    |  |
|---|----|----|---|---|----|--|
| 0 | 17 | 18 | 8 | 0 | 32 |  |

هر كدام از بخشهای دستورالعمل یک میدان نامیده می شود، اولین و آخرین میدان (که در این مثال شامل 0 و میدام از بخشهای دستورالعمل یک میدان که این دستورالعمل، عمل جمع را انجام می دهد. میدان دوم شمارهٔ رجیستری را که اولین عملوند مبدأ عملیات جمع است (s = s) به دست می دهد و سومین میدان، عملوند دیگر مبدأ را برای جمع نشان می دهد (s = s). میدان چهارم در بردارندهٔ شمارهٔ رجیستری است که حاصل جمع در آن قرار می گیرد (s = s)، میدان پنجم در این دستورالعمل بدون استفاده است، بنابراین برابر با صفر قرار داده شده است. بدین ترتیب این دستورالعمل رجیستر s = s را به رجیستر s = s می افزاید و حاصل جمع را در رجیستر s = s قرار می دهد.

این دستورالعمل را می توان به صورت میدانهایی با اعداد دودویی به جای اعداد دهدهی، به صورت زیر نمایش داد:

| 000000 | 10001 | 10010 | 01000 | 00000 | 100000 |
|--------|-------|-------|-------|-------|--------|
| ۶ بیت  | ۵ بیت | ۵ بیت | ۵ بیت | ۵ بیت | ۶ بیت  |

برای تمایز با زبان اسمبلی، نوع عددی دستورالعمل را زبان ماشین، و ترتیبی از چنین دستورالعملهایی را کد ماشین مینامیم. ترکیب عددی فوق برای دستورالعمل، قالب  $^{7}$  دستورالعمل نامیده می شود.

تعداد بیتهای یک دستورالعمل در MIPS دقیقاً ۳۲ بیت است که با اندازهٔ یک کلمهٔ داده مساوی است. همهٔ دستورالعملهای MIPS برای رعایت اصل طراحی شماره ۱ (سادگی به قاعده مندی کمک میکند)، ۳۲ بیتی هستند.

به نظر میآید که باید آمادهٔ نوشتن و خواندن رشتههای بلند و خسته کننده اعداد دودویی شوید، اما با استفاده از مبنایی بالاتر از دودویی که به راحتی به دودویی تبدیل میشود، میتوان از این کار خسته کننده، دوری ورزید. از آنجا که تقریباً اندازهٔ داده در همهٔ کامپیوترها مضربی از ۴ است، اعداد شانزده شانزدهی آ (مبنای ۱۶) متداول هستند. چون مبنای ۱۶ توانی از ۲ است، با تعویض هر گروه چهارتایی ارقام دودویی با یک رقم شانزده شانزدهی و برعکس، تبدیلهای این دو مبنا را به یکدیگر، انجام می دهیم. به طور مثال  $(01100011)_2 = (0111100011)$ 

از آنجا که از مبناهای مختلف اعداد بطور مرتب استفاده می کنیم، برای جلوگیری از اشتباه، اعداد دودویی را با زیرنویس و two یا two و شانزده شانزدهی را با زیرنویس 16 یا hex مشخص می کنیم. اگر زیرنویس و جود نداشته باشد، منظور مبنای ۱۰ است. لازم به ذکر است که زبانهای برنامه سازی C و جاوا از نماد C است. لازم به ذکر است که زبانهای برنامه سازی C و جاوا از نماد C

<sup>1 -</sup> Field

<sup>&</sup>lt;sup>2</sup> - Format

<sup>&</sup>lt;sup>3</sup> - Hexadecimal

شانزده شانزدهی استفاده می کنند. به طور مثال عدد 0x12 نشان دهنده عدد 17 در مبنای 18 است که مساوی 0x12 = 0x12 = 12

#### ميدانهاي MIPS

برای سادهتر شدن بحث روی میدانهای MIPS ، به آنها نامهایی به صورت زیر داده میشود:

| op    | rs    | rt    | rd    | shamt | funct |
|-------|-------|-------|-------|-------|-------|
| ۶ بیت | ۵ بیت | ۵ بیت | ۵ بیت | ۵ بیت | ۶ بیت |

معنای هر کدام از میدانهای دستورالعملهای MIPS به صورت زیر است:

- operation گرفته شده است. این میدان، عملیات اصلی دستورالعمل، که معمولاً کد عملیات اصلی دستورالعمل، که معمولاً کد عمل انامیده می شود را مشخص می کند.
  - rs: اولین عملوند مبدأ است که یک رجیستر است.
  - rt: دومین عملوند مبدأ است که یک رجیستر است.
  - Rd: عملوند مقصد است که نتیجهٔ عملیات را نگه میدارد. این عملوند نیز یک رجیستر است.
- Shant: این میدان، مقدار شیفت را در دستورات نوع شیفت مشخص می کند. (دستورالعملهای شیفت در بخش ۲-۵ بررسی می شوند) فعلاً از این میدان استفاده نمی شود، بنابراین حاوی صفر است).
- Funct: از کلمه ی function یا عملکرد گرفته شده است. این میدان در کنار میدان op یک عملیات را مشخص می کند. در واقع این میدان، نوع خاصی از عملیات را در میدان op انتخاب می کند.

هنگامی که یک دستورالعمل به میدانهای بیشتری از میدانهای نشان داده شده، نیاز داشته باشد، مشکل پیش می آید. برای مثال یک دستورالعمل بار کردن کلمه مانند (\$\$x0, 247(\$s2)\$) باید دو رجیستر و یک ثابت را مشخص کند. اگر آدرس از یکی از میدانهای \$\$ بیتی قالب بالا استفاده کند، مقدار ثابت موجود در دستورالعمل بار کردن کلمه، نمی تواند مقداری بیشتر از  $$$^{4}$  یا \$\$ داشته باشد. از آنجایی که این ثابت برای انتخاب عناصر آرایه بیشتر از \$\$ است، بنابراین به نظر می رسد که تعداد \$\$ بیت برای مشخص کردن آدرس کافی نباشد. اگر ما بخواهیم برای دستورات حافظهای load و store از همان قالب قبلی با همان تعداد میدان استفاده کنیم، در این صورت مجبور خواهیم بود که یکی از میدانها را به دلیل عدد ثابت در دستورهای انتقال حافظه بزرگتر از \$\$ بیت در نظر بگیریم که این باعث خواهد شد تا طول دستورالعمل از \$\$ بیت بیشتر شود. چون یکی از اهداف MIPS ثابت نگه داشتن طول دستورالعمل است، به همین دلیل برای ثابت نگه داشتن طول دستور مجبور شد قالب دیگری را که متفاوت از قالب قبلی است برای دستورات انتقال حافظه نظیر حالتی ای به کار برد. داشتن تعداد قالبهای اضافه برای یک پردازنده ویژگی خوبی نیست ولی بعضی مواقع نظیر حالتی که توضیح داده شد، مجبور هستیم قالب اضافه کنیم. یک پردازنده برای اینکه بتواند دستورهای مختلف با که توضیح داده شد، مجبور هستیم قالب اضافه کنیم. یک پردازنده برای اینکه بتواند دستورهای مختلف با

1

<sup>&</sup>lt;sup>1</sup> - Opcode

ویژگیهای متفاوت را اجرا کند مجبور به تن دادن به قالبهای اضافه در برابر از دست دادن بعضی از ویژگیهای خوب است. البته این یکی از اصول طراحی سخت افزار است:

اصل شماره ۴ طراحی: طراحی خوب به مصالحهٔ خوب نیاز دارد.

مصالحهٔ انتخابی طراحان MIPS هم طول نگهداشتن همهٔ دستورالعملهاست، بنابراین برای هر نوع دستورالعمل R باید قالب متفاوتی وجود داشته باشد. برای مثال، قالب نشان داده شده در بالا، نوع R (برای رجیستر) یا قالب R نامیده می شود. نوع دوم قالب دستورالعمل، نوع R (برای فوری) یا قالب R نامیده می شود و برای دستورالعمل قالب R به صورت زیر است:

| op    | rs    | rt    | ثابت یا آدرس |
|-------|-------|-------|--------------|
| ۶ بیت | ۵ بیت | ۵ بیت | ۱۶ بیت       |

آدرس ۱۶ بیتی بدان معناست که دستورالعمل انتقال حافظهای میتواند به هر بایتی که در ناحیه آدرس ۱۶ بیتی بدان معناست که دستورالعمل انتقال حافظهای میتواند به هر بایتی که در ناحیه ( $rs-2^{13},rs+2^{13}$ ) قرار دارد، دسترسی داشته باشد. بطور مشابه، در عملیات جمع فوری (addi) ، یک رجیستر با یک ثابت جمع میشود که اگر از قالب I استفاده کنیم، این ثابتها در بازه ی  $2^{15}+2^{15}=1$  قرار دارند. همان طور که دیده میشود، در این قالب، داشتن بیشتر از کنیم، این ثابت، چون میدانهای r و r هر کدام به یک بیت دیگر نیاز دارند که جای دادن آن را در یک کلمه مشکل تر می کند. بیایید یک بار دیگر به دستورالعمل بار کردن کلمه نگاه کنیم:

lw t0, 32(s3) # t0 = A[8]

در اینجا ۱۹ (برای s3\$) در میدان ۸، rs (برای t0\$) در میدان rt و ۳۲ در میدان آدرس قرار دارد.

| 35    | 19    | 8     | 32     |
|-------|-------|-------|--------|
| ۶ بیت | ۵ بیت | ۵ بیت | ۱۶ بیت |

توجه کنید که معنای میدان rt در این دستوالعمل تغییر کرده است: در یک دستورالعمل بار کردن کلمه، میدان rt ، رجیستر مقصد را مشخص می کند که نتیجه بار کردن را در خود نگه می دارد.

اگرچه قالبهای چندگانه، سختافزار را پیچیده می کنند، اما می توانیم با شبیه کردن قالبها از پیچیدگی سختافزار بکاهیم. بطور مثال سه میدان اول قالبهای نوع R و نوع R اندازه و نام یکسان دارند و چهارمین میدان در نوع R برابر است. اگر نگران تمایز این قالبها هستید باید بگوییم که، قالبها با مقادیر اولین میدان متمایز می شوند: به هر قالب، مجموعه ای متمایز از مقادیر در میدان اول R منتسب می شود بطوری که سخت افزار بداند که چگونه با نیمهٔ دوم دستورالعمل به عنوان سه میدان R یا یک میدان (نوع R) یا یک میدان R (نوع R) رفتار کند. شکل R اعداد به کار رفته در هر میدان را برای دستورالعملهای MIPS که در بخش R بیان شده اند، نشان می دهد.

| دستورالعمل | قالب | op | rs  | rt  | rd  | shamt | funct | آدرس |
|------------|------|----|-----|-----|-----|-------|-------|------|
| add (جمع)  | R    | 0  | reg | reg | reg | 0     | 32    | n.a. |
| (تفریق)sub | R    | 0  | reg | reg | reg | 0     | 34    | n.a. |

| addi (جمع فوری)      | I | 8  | reg | reg | n.a. | n.a. | n.a. | ثابت |
|----------------------|---|----|-----|-----|------|------|------|------|
| (بار کردن کلمه) lw   | I | 35 | reg | reg | n.a. | n.a. | n.a. | آدرس |
| (ذخیره کردن کلمه) sw | I | 43 | reg | reg | n.a. | n.a. | n.a. | آدرس |

شکل ۳: کدگذاری دستورات MIPS : در جدول بالا، reg به معنای شماره رجیستر بین ۰ تا ۳۱، آدرس به معنای آدرس ۱۶ بیتی و n.a. به معنای ظاهر نشدن این میدان در این قالب است. توجه کنید که دستورالعملهای add و sub دارای مقدار یکسان در میدان op هستند. سختافزار برای تصمیم گیری در مورد نوع دستورالعمل از funct استفاده می کند، برای جمع از (32) و برای تفریق از (34).

 $\mathbf{reges}$  اگر در قالبهای نوع R و I دقت کنید، متوجه می شوید که برای هر میدان رجیستر،  $\mathbf{reges}$  بیت در نظر گرفته شده است. دلیل این امر این است که پردازنده MIPS دارای  $\mathbf{reges}$  رجیستر می باشد و برای مشخص کردن  $\mathbf{reges}$  عدد،  $\mathbf{reges}$  بیت مورد نیاز است. اما اگر تعداد رجیسترها بیشتر از  $\mathbf{reges}$  باشد، برای میدان رجیستر باید بیشتر از  $\mathbf{reges}$  بیت در نظر گرفت که این کار باعث می شود که طول دستور بزرگتر شود و بیشتر از  $\mathbf{reges}$  بیت شود. بنابراین همان طور که قبلاً هم اشاره شده بود، تعداد رجیسترها، طول دستور را تحت تأثیر قرار می دهند.

به صورت زیر کامپایل میشود:

lw \$t0, 1200(\$t1) # \$t0 = A[300] add \$t0, \$s2, \$t0 # \$to = h + A[300] sw \$t0, 1200(\$t1) # A[300] = h + A[300]

کد زبان ماشین MIPS برای این سه دستوالعمل را بدست آورید؟

پاسخ: برای راحتی ابتدا دستورالعملهای زبان ماشین را با اعداد دهدهی نمایش میدهیم. از شکل ۳ میتوانیم سه دستورالعمل زبان ماشین را به صورت زیر تعیین کنیم:

دستورالعمل lw با 35 در اولین میدان (op) مشخص میشود. بنابراین برای دستوالعمل lw ، عدد ۳۵ در اولین میدان (rt) میدان (st) ، رجیستر پایه ۹ (st) در دومین میدان (rs)، و رجیستر مقصد ۸ (st) در میدان سوم (rt) قرار می گیرد. آفست ۱۲۰۰ نیز در آخرین میدان (آدرس) قرار می گیرد.

دستورالعمل جمع، با 0 در اولین میدان (op) و TT در آخرین میدان (funct) مشخص می شود. سه عدد TT در TT در العمل جمع، با 0 در اولین میدان (op) و TT در TT در میدانهای دوم، سوم و چهارم قرار می گیرند و به ترتیب متناطر با عملوندهای نوع رجیستر TT و TT و TT هستند.

دستورالعمل sw با 43 در اولین میدان مشخص میشود. بقیهٔ میدانهای این دستورالعمل، معادل دستوالعمل استوالعمل می باشد.

پس شکل دهدهی دستورات به صورت زیر است:

| ор | rs | rt | address |       |       |
|----|----|----|---------|-------|-------|
| °P | 15 |    | rd      | shamt | Funct |
| 35 | 9  | 8  |         | 1200  |       |
| 0  | 18 | 8  | 8       | 0     | 32    |
| 43 | 9  | 8  |         | 1200  |       |

معادل دودویی این شکل دهدهی به صورت زیر است ( ۱۲۰۰ در مبنای ده برابر با 0000 0000 1011 0000 در مبنای دو می باشد).

| 100011 | 01001 | 01000 | 0000 0100 1011 0000 |       |        |
|--------|-------|-------|---------------------|-------|--------|
| 000000 | 10010 | 01000 | 01000               | 00000 | 100000 |
| 101011 | 01001 | 01000 | 0000 0100 1011 0000 |       |        |

به شباهت نمایش دودویی اولین و آخرین دستورالعمل توجه کنید. تنها اختلاف در بیت سوم از سمت چپ میباشد. چنانچه در فصل 0 و 9 خواهیم دید، شباهت نمایش دستوالعملهای مرتبط، طراحی سختافزار را آسان
می کند. این دستوالعملها مثالی دیگر از قاعده مندی معماری MIPS هستند.

قسمتهایی از زبان اسمبلی MIPS که تا این قسمت بررسی شده است، در شکل ۴ خلاصه شده است.

زبان اسمبلی MIPS

| دسته   | دستورالعمل      | مثال                 | معنى                            | توضيحات                        |
|--------|-----------------|----------------------|---------------------------------|--------------------------------|
| حسابي  | جمع             | add \$s1, \$s2, \$s3 | $\$_{S1} = \$_{S2} + \$_{S3}$   | دارای سه عملوند رجیستری        |
| حسابی  | تفريق           | sub \$s1, \$s2, \$s3 | \$s1 = \$s2 - \$s3              | دارای سه عملوند رجیستری        |
| انتقال | باركردن كلمه    | lw \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]       | انتقال داده از حافظه به رجیستر |
| داده   | ذخيره كردن كلمه | sw \$s1, 100(\$s2)   | Memory[ $\$s2 + 100$ ] = $\$s1$ | انتقال داده از رجیستر به حافظه |

## زبان ماشین MIPS

| نام           | قالب | مثال  |       |       |                    |       | توضيحات |                                  |
|---------------|------|-------|-------|-------|--------------------|-------|---------|----------------------------------|
| add           | R    | 0     | 18    | 19    | 17                 | 0     | 32      | add \$s1, \$s2, \$s3             |
| sub           | R    | 0     | 18    | 19    | 17 0 34            |       | 34      | sub \$s1, \$s2, \$s3             |
| addi          | I    | 8     | 18    | 17    | 100                |       |         | addi \$s1, \$s2, 100             |
| lw            | I    | 35    | 18    | 17    |                    | 100   |         | lw \$s1, 100(\$s2)               |
| SW            | I    | 43    | 18    | 17    |                    | 100   |         | sw \$s1, 100(\$s2)               |
| اندازهی میدان |      | ۶ بیت | ۵ بیت | ۵ بیت | ۵ بیت              | ۵ بیت | ۶ بیت   | همه دستورات MIPS ، ۳۲ بیتی هستند |
| قالب R        | R    | op    | rs    | rt    | rd                 | shamt | funct   | قالب دستورالعمل حسابى            |
| قالب I        | Ι    | op    | rs    | rt    | address (constant) |       | stant)  | قالب دستورالعمل انتقال داده      |

شکل ۴: جدول پایین ساختارهای زبان ماشین MIPS معرفی شده در بخش ۲-۴ را نشان میدهد. قالبهای دستوالعمل MIPS بررسی شده تا کنون، R و I هستند. ۱۶ بیت اول یکسان میباشند: هر دو شامل میدان op هستند که عملیات پایه را مشخص می کند، یک میدان rs که یکی از عملوندهای مبدأ و میدان rt که عملوند دیگر مبدأ را نشان می دهد مگر در مورد بار کردن کلمه که رجیستر مقصد را مشخص می کند. قالب از عملوندهای مبدأ و میدان rd که مشخص کننده رجیستر مقصد، میدان shamt که در بخش ۲-۵ بررسی می شود و میدان funct که عملیات خاص دستوالعمل قالب R را مشخص می کند، تقسیم می نماید. قالب I ، ۱۶ بیت آخر را به عنوان یک میدان آدرس و یا به عنوان یک عدد ثابت استفاده می کند.

## خودآزمایی: چرا MIPS دستورالعمل تفریق فوری ندارد؟

پاسخ: دو دلیل وجود دارد:

- ۱. ثابتهای منفی خیلی کم در C و جاوا ظاهر میشوند، بنابراین عمومی نبوده و پشتیبانی خاصی از آنها نمی شود.
- ۲. از آنجا که میدان فوری ثابتهای منفی و مثبت را نگه میدارد، جمع فوری با عدد منفی معادل تفریق فوری با عدد مثبت است، بنابراین به تفریق فوری نیازی نیست.

#### ۳.۵ عملیات منطقی

هرکامپیوتری علاوه بر عملیات ریاضی، قادر است عملیات منطقی را نیز انجام دهد. عملیات منطقی بر روی تک تک بیتهای یک کلمه انجام می شود. به طور مثال وقتی می خواهیم عملیات NOT منطقی را انجام دهیم، این عملیات هر کدام از بیتهای کلمه را معکوس می کند. همین طور وقتی که می خواهیم عملیات ملیات منطقی در دو کلمه انجام دهیم، بیتهای هم رتبه این دو کلمه نظیر به نظیر با هم AND می شوند. عملیات منطقی در زبان برنامه سازی C و دستورات معادل آنها در ماشین MIPS ، در شکل  $\Delta$  نشان داده شده است.

| دستورالعملهاي MIPS | عملگرهای C | عمليات منطقى   |
|--------------------|------------|----------------|
| sll                | <<         | شیفت به چپ     |
| srl                | >>         | شیفت به راست   |
| and, andi          | &          | AND بیت به بیت |
| or, ori            |            | OR بیت به بیت  |
| nor                | ~          | NOT بیت به بیت |

شکل ۵: عملگرهای منطقی C و دستورات MIPS معادل آنها

اولین دسته از عملیات منطقی نشان داده شده، عملیات شیفت میباشد. این عملیات، تمامی بیتهای یک کلمه را به سمت چپ یا راست جابجا کرده و جاهای خالی را با 0 پر می کند. به طور مثال اگر رجیستر s0 دارای مقدار زیر باشد:

 $(0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 1001)_2 = 9$ 

و آن را ۴ بار شیفت به چپ دهیم، مقدار زیر بدست میآید:

 $(0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 1001\ 0000)_2 = 144$ 

در پردازنده MIPS نام دستورالعمل شیفت به چپ منطقی  $^{\ \ }$  و نام دستورالعمل شیفت به راست منطقی  $^{\ \ }$  میباشد. دستورالعمل زیر عملیات بالا را با فرض اینکه نتیجه در رجیستر  $^{\ \ }$  قرار میگیرد، انجام میدهد:

\$11 \$t2, \$s0, 4 # \$t2 = \$s0 << 4

در فرمت نوع R ، میدان shamt مقدار شیفت را نشان میداد و گفتیم که کاربرد آن در دستورات شیفت است. دستورالعملهای R و R از فرمت نوع R میباشند. نسخه زبان ماشین دستور R که در بالا توضیح داده شد به صورت زیر است:

| op | rs | rt | rd | shamt | funct |
|----|----|----|----|-------|-------|
| 0  | 0  | 16 | 10 | 4     | 0     |

شیفت به چپ منطقی در محاسبات، اهمیت زیادی دارد، به دلیل اینکه شیفت به چپ به اندازه i بیت باعث ضرب عدد در i میشود (علت این امر در فصل i توضیح داده شده است). برای مثال بالا، عدد i بار به سمت i بار به سمت i میشود در i یا i این امر در فصل i یا i فرب شود. بنابراین نتیجه عملیات میشود: i باعث میشود در i یا i فرب شود. بنابراین نتیجه عملیات میشود: i اهمیت زیادی دارد. در این عملیات شیفت به اندازه i بیت باعث تقسیم عدد در i می شود.

از عملیات منطقی دیگر که در شکل  $\alpha$  نشان داده شده است، عملیات AND میباشد. AND عملیات بیت به بیت را انجام داده و نتیجه آن برای هر بیت خروجی زمانی  $\alpha$  است که هر دو بیت متناظر ورودی  $\alpha$  باشد. به طور مثال اگر رجیستر  $\alpha$  دارای مقدار زیر باشد:

 $(0000\ 0000\ 0000\ 0000\ 0000\ 1101\ 0000\ 0000)_2$ 

و رجیستر t1\$ دارای مقدار زیر باشد:

 $(0000\ 0000\ 0000\ 0000\ 0011\ 1100\ 0000\ 0000)_2$ 

در این صورت، پس از اجرای دستورالعمل AND زیر:

and \$t0, \$t1, \$t2 # \$t0 = \$t1 & \$t2

<sup>&</sup>lt;sup>1</sup> - Shift Left Logical

<sup>&</sup>lt;sup>2</sup> - Shift Right Logical

مقدار رجیستر t0\$ به صورت زیر خواهد بود:

 $(0000\ 0000\ 0000\ 0000\ 0000\ 1100\ 0000\ 0000)_2$ 

همان طور که دیده می شود، می توان با استفاده از عملیات AND ، یک الگوی بیتی را به گروهی از بیتها اعمال نمود. در محل بیتهایی که می خواهیم 0 اعمال کنیم، بیتها را با بیتهای 0 ، 0 می کنیم. در این صورت گفته می شود که آن بیتها پوشش  $^{\prime}$  یافته اند. چون پوشش برخی از بیتها را مخفی می کند.

عملیات منطقی دیگر که دوگان عملیات AND است، OR میباشد. OR نیز به صورت بیت به بیت انجام می-گیرد و نتیجهی آن برای هر بیت، زمانی 1 است که هردو و یا یکی از بیتهای متناظر 1 باشد. با فرض اینکه در مثال قبلی، رجیسترهای \$t1 و \$t2 تغییر نکنند، دستورالعمل OR زیر:

or \$t0, \$t1, \$t2 # \$t0 = \$t1 | \$t2

باعث می شود مقدار زیر در رجیستر \$t0 قرار گیرد:

 $(0000\ 0000\ 0000\ 0000\ 0011\ 1101\ 0000\ 0000)_2$ 

آخرین عملیات شکل 0 ، عملیات NOT است. در عملیات NOT ، هر کدام از بیتها معکوس می شوند، یعنی اگر 0 باشد، تبدیل به 1 و اگر 1 باشد، تبدیل به 0 می شود. طراحان MIPS ، برای اینکه از قالب دستورات موجود استفاده کنند، تصمیم گرفتند از دستورالعمل (NOT (NOT OR) به جای NOT استفاده کنند. ایده این بود که اگر در عملیات NOT ، یکی از عملوندها صفر باشد، عملیات NOT ، معادل NOT خواهد شد:

A NOR 0 = NOT (A OR 0) = NOT (A)

با فرض اینکه رجیستر t1\$ مثال قبل تغییر نکرده باشد و رجیستر t3\$ دارای مقدار 0 باشد، در این صورت، نتیجه دستورالعمل زیر:

nor  $\$t0, \$t1, \$t3 \# \$t0 = \sim (\$t1 | \$t3)$ 

به صورت زیر خواهد بود که در رجیستر \$t0 قرار می گیرد:

 $(11111\ 11111\ 11111\ 11111\ 11100\ 0011\ 11111\ 11111)_2$ 

مقادیر ثابت، علاوه بر عملیات حسابی، در عملیات منطقی AND و OR نیز مفیدند، به همین دلیل، NOR مقادیر ثابت، علاوه بر عملیات NOR دارای دستورالعملهای and فوری (ori) و or فوری (andi) و or معکوس کردن بیتهای یک عملوند به کار میرود، بنابراین NOR کاربردی ندارد، به دلیل اینکه NOR برای معکوس کردن بیتهای یک عملوند به کار میرود، بنابراین NOR دستور NOT فوری ندارد. در شکل ۶ مجموعه دستورات MIPS ، که تاکنون بررسی شدهاند، لیست شده است. همان طور که دیده می شود، ما این دستورات را در سه دسته اصلی حسابی، منطقی و انتقال داده، دسته بندی کرده ایم.

<sup>&</sup>lt;sup>1</sup> - Mask

<sup>&</sup>lt;sup>2</sup> - AND immediate

<sup>&</sup>lt;sup>3</sup> - OR immediate

| دسته        | دستورالعمل         | مثال                 | معنى                            | توضيحات                     |
|-------------|--------------------|----------------------|---------------------------------|-----------------------------|
|             | جمع                | add \$s1, \$s2, \$s3 | \$s1 = \$s2 + \$s3              | دارای سه عملوند رجیستری     |
| حسابی       | تفريق              | sub \$s1, \$s2, \$s3 | \$s1 = \$s2 - \$s3              | دارای سه عملوند رجیستری     |
|             | جمع فوری           | add \$s1, \$s2, 100  | $\$_{s1} = \$_{s2} + 100$       | جمع رجیستر با ثابت          |
|             | and                | and \$s1, \$s2, \$s3 | \$s1 = \$s2 & \$s3              | دارای سه عملوند رجیستری     |
|             | or                 | or \$s1, \$s2, \$s3  | \$s1 = \$s2   \$s3              | دارای سه عملوند رجیستری     |
|             | nor                | nor \$s1, \$s2, \$s3 | $\$s1 = \sim (\$s2 \mid \$s3)$  | دارای سه عملوند رجیستری     |
| منطقى       | andi               | andi \$s1, \$s2, 100 | \$s1 = \$s2 & 100               | AND رجیستر با ثابت          |
|             | ori                | ori \$s1, \$s2, 100  | \$s1 = \$s2   100               | OR رجیستر با ثابت           |
|             | شیفت به چپ منطقی   | sll \$s1, \$s2, 10   | \$s1 = \$s2 << 10               | شیفت به چپ به اندازه ثابت   |
|             | شیفت به راست منطقی | srl \$s1, \$s2, 10   | \$s1 = \$s2 >> 10               | شیفت به راست به اندازه ثابت |
| انتقال داده | باركردن كلمه       | lw \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]       | انتقال از حافظه به رجیستر   |
|             | ذخیره کردن کلمه    | sw \$s1, 100(\$s2)   | Memory[ $\$s2 + 100$ ] = $\$s1$ | انتقال از رجیستر به حافظه   |

شكل ۶: مجموعه دستورات MIPS كه تاكنون بررسي شدهاند.

## ۳.۶ دستورالعملهای تصمیم گیری

یکی از تفاوتهایی که کامپیوتر با وسایل محاسباتی معمولی دارد، توانایی آن در تصمیم گیری است. با دستورات تصمیم گیری، کامپیوتر می تواند انتخاب کند که کاری را انجام دهد و یا انجام ندهد. همچنین می توان به وسیله این دستورات، حلقه ایجاد کرد و دستهای از دستورات را چند بار تکرار نمود. تصمیم گیری در زبانهای برنامه سازی سطح بالا به کمک if و دستورهای حلقه انجام می شود. زبان اسمبلی MIPS ، دو دستور تصمیم گیری معروف به نامهای beq و beq دارد. البته در MIPS، دستورات دیگری نیز برای تصمیم گیری وجود دارد، که ما در این مبحث آنها را بررسی نمی کنیم و فقط به beq و beq بسنده می کنیم. دستور beq به صورت زیر است:

beq یعنی "پرش در صورت مساوی بودن". این دستورالعمل محتوای دو رجیستر (در اینجا register1 و 'beq رregister1) را با هم مقایسه می کند و در صورتی که مساوی باشند به آدرس برچسب مشخص شده در دستور، پرش می کند.

دستور bne به صورت زیر نوشته می شود:

bne register1, register2, Label

<sup>&</sup>lt;sup>1</sup> - Branch if equal

<sup>&</sup>lt;sup>2</sup> - Label

bne یعنی "پرش در صورت نامساوی بودن". این دستورالعمل محتوای دو رجیستر (در اینجا register1 و 'bne) را با هم مقایسه می کند و در صورتی که مساوی نباشند به آدرس برچسب مشخص شده در دستور، پرش می کند.

دستورهای beq و beq را معمولاً دستورهای پرش یا انشعاب شرطی مینامند، چون پرش آنها مبتنی بر یک عبارت شرطی است که ممکن است نتیجه آن درست باشد و یا غلط. در صورت برقراری شرط، پرش انجام می- شود. در مقابل دستورات پرش شرطی، دستورات پرش غیر شرطی قرار دارند که بدون در نظر گرفتن شرطی، همیشه پرش را انجام می دهند.

مثال: در قطعه کد زیر، اگر پنج متغیر i ، i ، i ، i ، i ، i ، i ، i باشند، در این صورت کد کامپایل شده عبارت i زیر را بدست آورید:

if 
$$(i == j)$$
  $f = g + h$ ;  
else  $f = g - h$ ;

**یاسخ:** کد کامیایل شده به صورت زیر است:

```
bne $s3, $s4, Else # goto Else if i != j add $s0, $s1, $s2 # f = g + h j Exit # goto Exit Else: sub $s0, $s1, $s2 # f = g - h
```

Exit:

تلاقی سخت افزار و نرم افزار: کامپایلرها معمولاً دستورهای پرش و برچسبهایی تولید می کنند که در زبان-های برنامه نویسی ظاهر نمی شوند. عدم نوشتن آشکار دستورهای پرش و برچسبها، یکی از مزایای زبانهای برنامه نویسی سطح بالا و از دلایل ساده تر بودن آنهاست.

<sup>&</sup>lt;sup>1</sup> - Branch if not equal

```
مثال: یک حلقه while در زبان برنامه نویسی C را به صورت زیر در نظر بگیرید:
            while (A[i] == k)
                 i += 1:
```

با فرض اینکه i و k به رجیسترهای s3 و s5\$ منتسب شده باشند و آدرس شروع آرایه A در s6\$ قرار گرفته باشد، کد اسمبلی MIPS مربوط به این قطعه کد را بدست آورید. فرض کنید عناصر آرایه ۳۲ بیتی هستند. **یاسخ:** کد اسمبلی به صورت زیر است:

```
Loop: sll $t1, $s3, 2 \# $t1 = 4 * i
     add $t1, $t1, $s6 # $t1 = 4 * i + $s6
     lw t0, 0(t1) # t0 = A[i]
     bne t0, s5, Exit # if A[i] != k then goto Exit
     addi \$s3, \$s3, 1 # i = i + 1
                      # goto Loop
           Loop
```

Exit:

در این کد نیز به جای شرط مساوی از شرط نامساوی استفاده کردهایم. ابتدا باید [i] A را از حافظه بخوانیم و بعد مقایسه را انجام دهیم. قبل از خواندن از حافظه نیز باید آدرس [i] را بدست آورد. از بخش ۳-۳ میدانیم که برای بدست آوردن آدرس [A[i] باید A \* i را با آدرس پایه (آدرس شروع) آرایه جمع کنیم. با دو دستور اول آدرس را محاسبه کردهایم. برای ضرب کردن i در ۴ از شیفت منطقی به چپ به اندازه ۲ استفاده شده است چون هر شیفت منطقی به چپ عدد را در ۲ ضرب می کند، پس با دوبار شیفت، عدد در ۴ ضرب می شود. دستور سوم کد اسمبلی [i] مرا به داخل t0 منتقل کرده است. دستور چهارم bne می باشد که شرط حلقه را چک می کند. اگر شرط نامساوی درست باشد، می دانیم که باید از حلقه خارج شویم و در این کد نیز این کار انجام شده است و bne در صورت برقراری شرط به برجسب Exit پرش را انجام می دهد. اگر پرش صورت نگیرد، دستور بعد از bne که در واقع عملیات بدنه حلقه while است، اجرا خواهد شد (i = i + 1) که در واقع عملیات بدنه حلقه یس از انجام این عملیات، دوباره باید به اول حلقه برگردیم و شرط حلقه را دوباره چک کنیم.

تعریف: به هر کدام از قطعه کدهای اسمبلی مثالهای if و حلقه while ، یک بلوک اصلی دستورالعمل گفته می شود. در واقع بلوکهای اصلی ترتیبی از دستورالعملها هستند که داخل آنها دستور پرش وجود ندارد، مگر اینکه دستور پرش آخرین دستور بلوک باشد. همچنین در این ترتیب دستورالعمل، مقصد پرش یا همان برچسبهای پرش وجود ندارد، مگر اینکه برچسب در اولین دستور بلوک باشد.

یکی از اولین مراحل کامیایل، شکستن برنامه به این بلوکهای اصلی است. احتمالاً یکی از معمولترین مقایسهها، مقایسه تساوی یا عدم تساوی است. اما بعضی از مواقع لازم است که مقایسه بزرگتر یا کوچکتر بودن را نیز انجام دهیم. به طور مثال در یک حلقه ممکن است شرط اینکه یک متغیر فرضاً از 0 کوچکتر است یا نه، را برای ورود

به حلقه چک کنیم. این مقایسهها در زبان اسمبلی MIPS به کمک دستورالعملی به نام slt انجام می شود. این دستورالعمل، دو رجیستر را مقایسه کرده و در صورت کوچکتر بودن اولی از دومی، رجیستر سوم را 1 و در غیر این صورت، 0 می کند. به طور مثال، دستورالعمل زیر را در نظر بگیرید:

slt \$t0, \$s3, \$s4

در این دستور، رجیسترهای \$s3 و \$s4 مقایسه میشوند. اگر \$s3 کوچکتر از \$s4 باشد، مقدار 1 ، و در غیر این صورت مقدار 0 داخل رجسیتر \$t0 قرار می گیرد.

استفاده از عملوندهای ثابت در مقایسه ها، رایج است. در پردازنده MIPS چون محتوای رجیستر شماره صفر (0\$ یا beq و beq و beq است، بنابراین می توانیم مقایسه با مقدار ثابت صفر را با استفاده از دستورهای beq و beq به راحتی انجام دهیم (یکی از رجیسترها را رجیستر 0\$ در نظر می گیریم). برای مقایسه با مقادیر ثابت دیگر، می توان از یک دستورالعمل دیگر به نام slti که شبیه slt است، در کنار beq و beq استفاده نمود. در دستور slti که رجیستر با یک مقدار ثابت مقایسه می شوند و بر اساس نتیجه این مقایسه، یک رجیستر دیگر 0 یا 1 می-شود. به طور مثال در دستور زیر رجیستر \$\$2 با مقدار ثابت 10 مقایسه می شود:

slti \$t0, \$s2, 10 # if (\$s2 < 10) then t0 = 1 else t0 = 0

نکته: با توجه به اصل طراحی شماره ۱ که می گفت «سادگی به نظم کمک می کند»، معماری MIPS دستور «پرش در صورت کوچکتر بودن» ندارد. چون این دستور در صورت استفاده، یا CPI بالاتری خواهد داشت و یا اینکه پریود کلاک را افزایش خواهد داد. بنابراین به جای استفاده از این دستور نسبتاً پیچیده، بهتر است که از دو دستور ساده تر استفاده کنیم. برای پشتیبانی از دستوری نظیر «پرش در صورت کوچکتر بودن»، ممکن است تغییراتی در سخت افزار ایجاد کنیم که زمان اجرای بقیه دستورات و در نتیجه زمان اجرای کل برنامه را نیز تحت تأثیر خود قرار دهد. این گونه تغییرات به هیچ عنوان قابل قبول نیستند.

مثال: پس از اجرای قطعه کد زیر، محتوای v0 را پیدا کنید:

addi \$t0, \$0, 20 addi \$t1, \$0, 50 slt \$v0, \$t0, \$t1

پاسخ: در این قطعه کد، دستور اول مقدار 20 را داخل رجیستر \$t0 قرار میدهد. دستور دوم مقدار 50 را داخل رجیستر \$t1 قرار میدهد. دستور سوم بررسی می کند که آیا \$t0 از \$t1 کوچکتر است یا نه. در صورت برقراری شرط و کوچکتر بودن، مقدار 1 و در غیر این صورت، مقدار 0 را داخل \$v0 قرار میدهد. در این مثال چون \$v0 است، بنابراین مقدار 1 داخل \$v0 قرار خواهد گرفت.

مثال: پس از اجرای قطعه کد زیر محتوای ۷۵\$ را پیدا کنید:

addi \$t0, \$0, 20 slti \$v0, \$t0, 50

<sup>&</sup>lt;sup>1</sup> - Set on less than

پاسخ: این مثال، شبیه مثال قبلی است، با این تفاوت که دستور دوم از آن حذف شده و مقایسه رجیستر \$ با عدد 50 با استفاده از دستور \$ با این تفاوت که دستور دستور \$ با استفاده از دستور \$ به جای \$ انجام شده است. در دستور \$ با استفاده از دستور \$ با عدد ثابت \$ مقایسه شده و چون \$ (\$ است، مقایسه کرد. در این مثال، \$ با عدد ثابت \$ مقایسه شده و چون \$ (\$ و است) است، بنابراین مقدار \$ داخل \$ و قرار خواهد گرفت.

 $rac{rac}{rac}$  دستورهای beq و beq ، به دلیل اینکه دارای دو رجیستر و یک عدد ثابت یا آدرس، در شکل دستور میباشند، از قالب نوع I میباشند. دستور slt نیز به همین دلیل از قالب نوع I میباشد. اما دستور slt به دلیل اینکه دارای سه رجیستر در شکل دستور است، از قالب نوع  $rac{rac}{rac}$  محسوب می شود.

در شکل ۷ دستورهایی از معماری MIPS ، که تاکنون بررسی شدهاند، نشان داده شده است. همچنین معادل زبان ماشین این دستورات، در شکل ۸ نشان داده شده است.

| دسته         | دستورالعمل               | مثال                 | معنى                                        | توضيحات                     |
|--------------|--------------------------|----------------------|---------------------------------------------|-----------------------------|
|              | جمع                      | add \$s1, \$s2, \$s3 | \$s1 = \$s2 + \$s3                          | دارای سه عملوند رجیستری     |
| حسابی        | تفريق                    | sub \$s1, \$s2, \$s3 | \$s1 = \$s2 - \$s3                          | دارای سه عملوند رجیستری     |
|              | جمع فوری                 | add \$s1, \$s2, 100  | \$s1 = \$s2 + 100                           | جمع رجيستر با ثابت          |
|              | and                      | and \$s1, \$s2, \$s3 | \$s1 = \$s2 & \$s3                          | دارای سه عملوند رجیستری     |
|              | or                       | or \$s1, \$s2, \$s3  | \$s1 = \$s2   \$s3                          | دارای سه عملوند رجیستری     |
|              | nor                      | nor \$s1, \$s2, \$s3 | \$s1 = ~(\$s2   \$s3)                       | دارای سه عملوند رجیستری     |
|              | andi                     | andi \$s1, \$s2, 100 | \$s1 = \$s2 & 100                           | AND رجيستر با ثابت          |
| منطقى        | ori                      | ori \$s1, \$s2, 100  | \$s1 = \$s2   100                           | OR رجیستر با ثابت           |
|              | شیفت به چپ<br>منطقی      | sll \$s1, \$s2, 10   | \$s1 = \$s2 << 10                           | شیفت به چپ به اندازه ثابت   |
|              | شیفت به راست<br>منطقی    | srl \$s1, \$s2, 10   | \$s1 = \$s2 >> 10                           | شیفت به راست به اندازه ثابت |
| .1. 11"1     | باركردن كلمه             | lw \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]                   | انتقال از حافظه به رجیستر   |
| انتقال داده  | ذخيره كردن كلمه          | sw \$s1, 100(\$s2)   | Memory[ $\$s2 + 100$ ] = $\$s1$             | انتقال از رجیستر به حافظه   |
|              | پرش در صورت<br>تساوی     | beq \$s1, \$s2, L    | If (\$s1 == \$s2) goto L                    | مقایسه مساوی بودن           |
| پرش شرطی     | پرش در صورت<br>عدم تساوی | bne \$s1, \$s2, L    | If (\$s1 != \$s2) goto L                    | مقایسه نامساوی بودن         |
|              | slt                      | slt \$s1, \$s2, \$s3 | If (\$s2 < \$s3) then \$s1=1<br>else \$s1=0 | مقايسه کوچکتر بودن          |
|              | slti                     | slti \$s1, \$s2, 100 | If (\$s2 < 100) then \$s1=1<br>else \$s1=0  | مقایسه کوچکتر بودن از ثابت  |
| پرش غیر شرطی | پرش                      | j L                  | goto L                                      | پرش بلاشرط به آدرس مقصد     |

شکل ۷: معماری MIPS بررسی شده تا این قسمت

تلاقی سخت افزار و نرم افزار: کامپایلرهای معماری MIPS، با استفاده از دستورات bne ، slti ، slt و مساوی، مقدار ثابت 0 (که همیشه با خواندن رجیستر zero در دسترس است)، همهی شرطهای نسبی نظیر مساوی، نامساوی، کوچکتر، کوچکتر یا مساوی، بزرگتر و بزرگتر یا مساوی را تولید می کنند.

تلاقی سخت افزار و نرم افزار: اگرچه در زبانهای برنامه نویسی سطح بالا مانند C و جاوا، دستورهای زیادی برای تصمیم گیری و حلقهها وجود دارد، اما در سطح پایین تر که زبان اسمبلی است، تعداد محدودی دستور پرش شرطی وجود دارد که عبارتهای تصمیم گیری زبانهای سطح بالا را پیاده سازی می کنند.

| نام           | قالب | مثال  |       |       |       |          | توضيحات |                                  |
|---------------|------|-------|-------|-------|-------|----------|---------|----------------------------------|
| add           | R    | 0     | 18    | 19    | 17    | 0        | 32      | add \$s1, \$s2, \$s3             |
| sub           | R    | 0     | 18    | 19    | 17    | 0        | 34      | sub \$s1, \$s2, \$s3             |
| addi          | I    | 8     | 18    | 17    |       | 100      |         | addi \$s1, \$s2, 100             |
| lw            | I    | 35    | 18    | 17    |       | 100      |         | lw \$s1, 100(\$s2)               |
| SW            | I    | 43    | 18    | 17    |       | 100      |         | sw \$s1, 100(\$s2)               |
| and           | R    | 0     | 18    | 19    | 17    | 0        | 36      | and \$s1, \$s2, \$s3             |
| or            | R    | 0     | 18    | 19    | 17    | 0        | 37      | or \$s1, \$s2, \$s3              |
| nor           | R    | 0     | 18    | 19    | 17    | 0        | 39      | nor \$s1, \$s2, \$s3             |
| andi          | I    | 12    | 18    | 17    |       | 100      |         | andi \$s1, \$s2, 100             |
| ori           | I    | 13    | 18    | 17    |       | 100      |         | ori \$s1, \$s2, 100              |
| sll           | R    | 0     | 0     | 18    | 17    | 10       | 0       | sll \$s1, \$s2, 10               |
| srl           | R    | 0     | 0     | 18    | 17    | 10       | 2       | srl \$s1, \$s2, 10               |
| beq           | I    | 4     | 17    | 18    |       | 25       |         | beq \$s1, \$s2, 100              |
| bne           | I    | 5     | 17    | 18    |       | 25       |         | bne \$s1, \$s2, 100              |
| slt           | R    | 0     | 18    | 19    | 17    | 0        | 42      | slt \$s1, \$s2, \$s3             |
| j             | J    | 2     |       |       | 2500  |          |         | j 10000                          |
| اندازهی میدان |      | ۶ بیت | ۵ بیت | ۵ بیت | ۵ بیت | ۵ بیت    | ۶ بیت   | همه دستورات MIPS ، ۳۲ بیتی هستند |
| قالب R        | R    | op    | Rs    | rt    | rd    | shamt    | funct   | قالب دستورالعمل حسابى            |
| قالب I        | I    | op    | Rs    | rt    | addr  | ess (con | stant)  | قالب دستورالعمل انتقال داده      |

شکل ۸: زبان ماشین دستورات MIPS بررسی شده تا این قسمت

## ۳.۷ دستورهای پشتیبانی رویهها در MIPS

استفاده از توابع و رویهها (زیر روالها) باعث آسانی فهم و بهره گیری مجدد از کد می شود. برنامهنویسان، در صورت استفاده از توابع و رویهها، می توانند فقط روی یک بخش تمرکز نموده و کد نویسی کنند. روش استفاده

<sup>&</sup>lt;sup>1</sup> - Procedures

از توابع و رویهها به این صورت است که برنامه اصلی، یک تابع را فراخوانی نموده و ورودیهای (پارامترهای) لازم را در اختیار او قرار میدهد. سپس کنترل به داخل تابع منتقل شده و اجرای تابع شروع میشود. تابع عملیات مشخصی را انجام داده و نتایج حاصل را جهت استفاده در برنامه اصلی در جایی ذخیره مینماید. سپس کنترل به برنامه اصلی منتقل شده و برنامه اصلی، درست از دستور بعد از فراخوانی تابع، به اجرای خود ادامه میدهد. تعریف: به برنامهای که فراخوانی میکند، فراخواننده او به برنامهای که فراخوانی میشود، فراخوانده میگویند. بنابراین هر فراخوانی شامل موارد زیر است:

- ۱. قرار دادن ورودیها در مکانی که تابع به آن دسترسی داشته باشد.
  - ٢. انتقال جريان اجرا به داخل تابع.
- ۳. بدست آوردن منابع ذخیره سازی برای متغیرهای محلی در داخل تابع.
  - ۴. انجام کار مشخص شده توسط تابع.
  - ۵. قرار دادن نتایج در مکانی که برنامه فراخواننده به آن دسترسی دارد.
    - ۶. بازگرداندن کنترل اجرا به برنامه اصلی.

همان گونه که قبلاً نیز توضیح داده شده است، رجیسترها سریعترین مکان برای نگهداری دادهها در کامپیوتر هستند. بنابراین باید تا حد امکان از آنها استفاده کنیم. معماری MIPS از قواعد زیر جهت فراخوانی توابع استفاده می کند:

- 3a \$a2 : چهار رجیستر آرگومان برای ارسال پارامترها
  - الا- v0 : دو رجیستر برای برگشت دادن نتایج •
  - \$ra: یک رجیستر برای نگهداری آدرس بازگشت

معماری MIPS برای فراخوانی توابع، دستورالعملی به نام jal دارد. این دستور دو کار مهم انجام می دهد. ابتدا آدرس دستورالعمل بعدی (دستور بعد از jal) را در رجیستر sal قرار می دهد و سپس به آدرس مشخص شده در دستور، پرش می نماید. علت نامگذاری jal این است که این دستور پرش می کند ولی همچنان پیوند خود را با برنامه اصلی حفظ می کند. کنترل اجرا، حتماً باید بعد از اجرای تابع به برنامه اصلی منتقل شود. این پیوند، در رجیستر sal ذخیره شده و آدرس بازگشت نامیده می شود. برای اینکه از نقاط مختلف برنامه بتوانیم فراخوانی را انجام دهیم، به این آدرس بازگشت نیاز داریم. شکل دستور sal این سورت زیر است:

## jal ProcedureAddress

که در آن ProcedureAddress ، آدرس تابعی است که فراخوانده می شود.

در داخل هر پردازندهای، یک رجیستر ویژه به نام شمارنده برنامه  $^{\dagger}$  یا  $^{\dagger}$  وجود دارد که به دستوری که در حال اجراست اشاره می کند. در پردازنده MIPS به دلیل اینکه هر دستورالعمل چهار بایت از حافظه را اشغال می کند

<sup>1 -</sup> Caller

<sup>&</sup>lt;sup>2</sup> - Callee

<sup>&</sup>lt;sup>3</sup> - jump and link

<sup>&</sup>lt;sup>4</sup> - Program Counter

و درست به همین دلیل، آدرس دو دستور متوالی چهار واحد با هم اختلاف دارند، بنابراین دستور بعد از دستور جاری دارای آدرسی برابر با PC+4 خواهد بود (چون آدرس دستور جاری که در حال اجراست مساوی PC است). اگر فرض کنیم دستور فعلی که در حال اجراست، دستور jal باشد، این دستور باعث انتقال اجرا به داخل تابع می شود و پس از اینکه اجرای تابع تمام شد، کنترل باید به برنامه اصلی باز گردانده شود. وقتی که کنترل به برنامه اصلی بازگشت، باید دستور بعد از jal که آدرس آن چهار واحد بیشتر از آدرس jal است اجرا شود. بنابراین وقتی که دستور jal اجرا میشود، باید آدرس دستور بعد (PC+4) را به عنوان آدرس بازگشت در داخل رجیستر ra\$ ذخيره كند.

برای اینکه کنترل اجرا از داخل تابع به برنامه اصلی بازگردد، در پردازندههای مختلف دستوراتی از قبیل return وجود دارد. در معماری MIPS ، دستور معادل این دستور، دستور jr یا پرش رجیستری ٔ نام دارد. شکل این دستور به صورت زیر است:

#### ir \$ra

این دستور، یک پرش بدون شرط به آدرس مشخص شده در رجیستر ra\$ انجام میدهد. از آنجا که از قبل، آدرس بازگشت را داخل رجیستر ra\$ ذخیره کرده بودیم (با دستور jal)، به همین دلیل بازگشت به دستور بعد از دستور jal در برنامه اصلی، با موفقیت انجام می شود.

 $\mathsf{jal}\,X$  و از  $\mathsf{ka0}$  -  $\mathsf{sa3}$  و از  $\mathsf{ka0}$  -  $\mathsf{sa3}$  قرار داده و از برای پرش به رویه X ، استفاده می کند. سپس، رویه محاسبات را انجام داده و نتایج را در v0-v0 قرار می دهد و کنترل را با استفاده از jr \$ra به فراخواننده باز می گرداند.

## استفاده از رجیسترهای بیشتر

اگر در فراخوانی یک تابع، علاوه بر چهار رجیستر آرگومان و دو رجیستر مقادیر بازگشت، به رجیسترهای بیشتری نیاز داشته باشیم، مجبور هستیم از حافظه برای تبادل داده بین فراخواننده و فراخوانده استفاده کنیم زیرا نمیدانیم که تعداد آرگومانها و مقادیر بازگشتی چند تاست. همچنین هر رجیستری که فرخواننده از آن استفاده می کند باید پس از استفاده، همان مقادیر قبل از فراخوانی را داشته باشد. برای نگهداری مقادیر رجیسترها نیز مجبور هستیم از حافظه استفاده کنیم، به دلیل اینکه ممکن است تعداد زیادی فراخوانی تودرتو $^{7}$ داشته باشیم و مجبور باشیم تعداد زیادی مقدار را نگهداری کنیم.

ساختمان دادهٔ ایده آل برای ذخیره کردن مقدار رجیسترها، پشته ٔ است که در آن، آخرین مقدار وارد شده، اولین مقدار خارج شده میباشد. یک پشته نیاز به اشارهگری به آخرین مکان پشته دارد تا نشان دهد که در

<sup>&</sup>lt;sup>1</sup> - Jump register <sup>2</sup> - Nested

<sup>3 -</sup> Stack

فراخوانی تابع بعدی، مقدار رجیسترها در کجا ذخیره شود و یا بازگشت از تابع، مقادیر قبلی رجیسترها از کجا بازیافت شود. در معماری MIPS ، به اشاره گر پشته،  $^{1}$  گفته می شود که یکی از ۳۲ رجیستر داخلی می باشد. برای پشته دو عملیات مهم به نام push و pop و pop و وجود دارد که پس از هر کدام از این عملیات باید اشاره گر پشته تنظیم شود که به بالاترین مکان پشته اشاره کند. در معماری MIPS ، دستور pop و وجود ندارند و به جای آنها از دستورات  $^{1}$  و w استفاده می شود. همچنین در معماری MIPS ، تنظیم اشاره گر پشته به صورت اتوماتیک انجام نمی گیرد و باید حتماً داخل برنامه تنظیم شود. در معماری MIPS ، پشته در جهت کاهش آدرسها رشد می کند و چون دستورات  $^{1}$  و  $^{1}$  انتقال  $^{1}$  بیتی یا  $^{1}$  بایتی انجام می دهند، بنابراین باید با هر  $^{1}$  واحد از  $^{1}$  واحد از  $^{1}$  واحد او  $^{1}$  واحد به  $^{1}$ 

i ، h ، g تابع زیر را در نظر گرفته و آن را به کد اسمبلی MIPS تبدیل کنید. فرض کنید که متغیرهای i ، i ، g متناظر با رجیسترهای آرگومان g ، g ، g ، g ، g ، g متناظر با رجیسترهای آرگومان g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g ، g

```
\label{eq:continuous_series} \begin{cases} & \text{int } f, \text{ int } i \text{ , int } j) \\ & \text{int } f; \\ & f = (g+h)-(i+j); \\ & \text{return } f; \end{cases}
```

پاسخ: کد اسمبلی به صورت زیر است:

#### Leaf example:

```
addi $sp, $sp, -12
     $t1, 8($sp)
     $t0, 4($sp)
SW
     $s0, 0($sp)
SW
add $t0, $a0, $a1
add $t1, $a2, $a3
sub $s0, $t0, $t1
add $v0, $s0, $zero
lw
     $s0, 0($sp)
     $t0, 4($sp)
lw
     $t1, 8($sp)
lw
addi $sp, $sp, 12
    $ra
jr
```

<sup>&</sup>lt;sup>1</sup> - Stack Pointer

توضیح: برنامه کامپایل شده با برچسب تابع آغاز می شود و چون در داخل تابع محتوای رجیسترهای \$t0 ، \$t0 همکن است فراخواننده به مقدار قبلی این رجیسترها (قبل از فراخوانی) نیاز داشته باشد، بنابراین قبل از هر کاری، مقدار این رجیسترها داخل پشته ذخیره شده اند. قسمت بعدی کد عملیات داخل تابع را پیاده سازی کرده و نتیجه را داخل رجیستر \$v0 ذخیره می کند. در خاتمه مقادیر ذخیره شده در داخل پشته، بازیابی شده و با دستور  $\if$  کنترل اجرا به برنامه اصلی باز می گردد. محتوای پشته و اشاره گر پشته، برای این مثال، قبل از فراخوانی، حین اجرای تابع و بعد از بازگشت از تابع، در شکل  $\if$  نشان داده شده است.



شکل ۹: محتوای پشته و اشاره گر پشته (الف) قبل از فراخوانی، (ب) در حین اجرای تابع و (پ) پس از بازگشت از تابع

در مثال بالا از رجیسترهای موقت استفاده کردیم و فرض کردیم که مقادیر قدیمی آنها باید ذخیره و بازیابی شوند. برای اجتناب از ذخیره و بازیابی یک رجیستر که مقدار آن هرگز مورد استفاده قرار نخواهد گرفت، معماری ۱۸ (جیستر را به دو گروه تقسیم می کند:

- \$t0 \$t9 : ده رجیستر موقت که فراخوانده (تابع یا رویه)، محتوای آنها را در فراخوانی محفوظ نگه نمیدارد.
- \$s0 \$s7 : هشت رجیستر ذخیره شده که باید هنگام فراخوانی تابع یا رویه محفوظ نگه داشته شوند (اگر از آنها در داخل تابع استفاده شود، باید در داخل تابع آنها را ذخیره و بازیابی نمود).

این قراداد ساده، میزان انتقال رجیسترها به حافظه و بر عکس را کاهش می دهد. در مثال بالا، از آنجا که فراخواننده، طبق قرارداد، انتظار ندارد که محتوای رجیسترهای \$t0 و \$t1 در فراخوانی تابع محفوظ نگه داشته شوند، می توانیم دو دستور بازیابی و دو دستور بار کردن را از برنامه حذف کنیم. هنوز باید \$s0 را ذخیره و بازیابی کنیم، چون فراخوانده، طبق قرارداد، باید فرض کند که فراخواننده به مقدار آن نیاز دارد.

در شکل ۱۰ همهی مواردی که باید داخل تابع ذخیره و بازیابی شوند، نشان داده شده است (محتوای این رجیسترها محفوظ میماند). همچنین مواردی که لازم نیست ذخیره شوند نیز آورده شده است (محتوای این رجیسترها محفوظ نمیماند). در شکل ۱۱ نیز شماره عددی مربوط به هر رجیستر و مورد استفاده و اینکه آیا محفوظ میماند یا نه، نشان داده شده است.

در و و نیز به ترتیب دستورهای زبان اسمبلی و زبان ماشین بررسی شده تا این قسمت ارائه شده است.

| رجیسترهایی که محفوظ نمیمانند    |                                |
|---------------------------------|--------------------------------|
| رجیسترهای موقت: \$t0-\$t9       | رجیسترهای ذخیره شده: 57\$-80\$ |
| رجیسترهای آرگومان: 33-\$a0      | رجیستر اشاره گر پشته: sp       |
| رجیسترهای مقدار بازگشت: v0-\$v1 | رجیستر آدرس بازگشت: ra\$       |

شکل ۱۰: مواردی که باید و نباید داخل تابع ذخیره و بازیابی شوند

| محفوظ مىماند يا نه | مورد استفاده                 | شماره  | نام       |
|--------------------|------------------------------|--------|-----------|
|                    |                              | رجيستر |           |
| بدون تغيير         | همیشه صفر است                | 0      | \$zero    |
| خير                | مقادیر نتایج و ارزیابی عبارت | 2-3    | \$v0-\$v1 |
| خير                | آر گومانها                   | 4-7    | \$a0-\$a3 |
| خير                | موقت                         | 8-15   | \$t0-\$t7 |
| بله                | ذخيره شده                    | 16-23  | \$s0-\$s7 |
| خير                | موقتهای بیشتر                | 24-25  | \$t8-\$t9 |
| بله                | اشارهگر سراسری               | 28     | \$gp      |
| بله                | اشارهگر پشته                 | 29     | \$sp      |
| بله                | اشاره گر فریم                | 30     | \$fp      |
| بله                | آدرس بازگشت                  | 31     | \$ra      |

شکل ۱۱: شماره و قرارداد رجیسترهای MIPS

| دسته  | دستورالعمل | مثال                 | معنى               | توضيحات                 |
|-------|------------|----------------------|--------------------|-------------------------|
|       | جمع        | add \$s1, \$s2, \$s3 | \$s1 = \$s2 + \$s3 | دارای سه عملوند رجیستری |
| حسابی | تفريق      | sub \$s1, \$s2, \$s3 | \$s1 = \$s2 - \$s3 | دارای سه عملوند رجیستری |
|       | جمع فوری   | add \$s1, \$s2, 100  | \$s1 = \$s2 + 100  | جمع رجيستر با ثابت      |
| #1-·  | and        | and \$s1, \$s2, \$s3 | \$s1 = \$s2 & \$s3 | دارای سه عملوند رجیستری |
| منطقى | or         | or \$s1, \$s2, \$s3  | \$s1 = \$s2   \$s3 | دارای سه عملوند رجیستری |

|              | nor                        | nor \$s1, \$s2, \$s3 | \$s1 = ~(\$s2   \$s3)                       | دارای سه عملوند رجیستری     |
|--------------|----------------------------|----------------------|---------------------------------------------|-----------------------------|
|              | andi                       | andi \$s1, \$s2, 100 | \$s1 = \$s2 & 100                           | AND رجيستر با ثابت          |
|              | ori                        | ori \$s1, \$s2, 100  | \$s1 = \$s2   100                           | OR رجیستر با ثابت           |
|              | شیفت به <i>چپ</i><br>منطقی | sll \$s1, \$s2, 10   | \$s1 = \$s2 << 10                           | شیفت به چپ به اندازه ثابت   |
|              | شیفت به راست<br>منطقی      | srl \$s1, \$s2, 10   | \$s1 = \$s2 >> 10                           | شیفت به راست به اندازه ثابت |
| 1 . 11 2 - 1 | باركردن كلمه               | lw \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]                   | انتقال از حافظه به رجیستر   |
| انتقال داده  | ذخيره كردن كلمه            | sw \$s1, 100(\$s2)   | Memory[ $\$s2 + 100$ ] = $\$s1$             | انتقال از رجیستر به حافظه   |
|              | پرش در صورت<br>تساوی       | beq \$s1, \$s2, L    | If (\$s1 == \$s2) goto L                    | مقایسه مساوی بودن           |
| پرش شرطی     | پرش در صورت<br>عدم تساوی   | bne \$s1, \$s2, L    | If (\$s1 != \$s2) goto L                    | مقایسه نامساوی بودن         |
|              | slt                        | slt \$s1, \$s2, \$s3 | If (\$s2 < \$s3) then \$s1=1<br>else \$s1=0 | مقايسه كوچكتر بودن          |
|              | slti                       | slti \$s1, \$s2, 100 | If (\$s2 < 100) then \$s1=1<br>else \$s1=0  | مقایسه کوچکتر بودن از ثابت  |
| پرش غیر      | پرش                        | j L                  | goto L                                      | پرش بلاشرط به آدرس مقصد     |
| شرطی         | پرش رجیستری                | jr \$ra              | goto L                                      | برای بازگشت از تابع         |
|              | پرش و پیوند                | jal L                | \$ra = PC + 4; goto L                       | برای فراخوانی تابع          |

شکل ۱۲: معماری MIPS بررسی شده تا این بخش

| نام  | قالب |    | مثال |    |      |     | توضيحات |                      |
|------|------|----|------|----|------|-----|---------|----------------------|
| add  | R    | 0  | 18   | 19 | 17   | 0   | 32      | add \$s1, \$s2, \$s3 |
| sub  | R    | 0  | 18   | 19 | 17   | 0   | 34      | sub \$s1, \$s2, \$s3 |
| addi | I    | 8  | 18   | 17 |      | 100 |         | addi \$s1, \$s2, 100 |
| lw   | I    | 35 | 18   | 17 |      | 100 |         | lw \$s1, 100(\$s2)   |
| SW   | I    | 43 | 18   | 17 |      | 100 |         | sw \$s1, 100(\$s2)   |
| and  | R    | 0  | 18   | 19 | 17   | 0   | 36      | and \$s1, \$s2, \$s3 |
| or   | R    | 0  | 18   | 19 | 17   | 0   | 37      | or \$s1, \$s2, \$s3  |
| nor  | R    | 0  | 18   | 19 | 17   | 0   | 39      | nor \$s1, \$s2, \$s3 |
| andi | I    | 12 | 18   | 17 |      | 100 |         | andi \$s1, \$s2, 100 |
| ori  | I    | 13 | 18   | 17 |      | 100 |         | ori \$s1, \$s2, 100  |
| sll  | R    | 0  | 0    | 18 | 17   | 10  | 0       | sll \$s1, \$s2, 10   |
| srl  | R    | 0  | 0    | 18 | 17   | 10  | 2       | srl \$s1, \$s2, 10   |
| beq  | I    | 4  | 17   | 18 |      | 25  |         | beq \$s1, \$s2, 100  |
| bne  | I    | 5  | 17   | 18 | 25   |     |         | bne \$s1, \$s2, 100  |
| slt  | R    | 0  | 18   | 19 | 17   | 0   | 42      | slt \$s1, \$s2, \$s3 |
| j    | J    | 2  |      |    | 2500 |     |         | j 10000              |

| jr            | R | 0     | 31    | 0     | 0                  | 0     | 8        | jr \$ra                          |
|---------------|---|-------|-------|-------|--------------------|-------|----------|----------------------------------|
| jal           | J | 3     | 2500  |       |                    |       | jal 1000 |                                  |
| اندازهی میدان |   | ۶ بیت | ۵ بیت | ۵ بیت | ۵ بیت              | ۵ بیت | ۶ بیت    | همه دستورات MIPS ، ۳۲ بیتی هستند |
| قالب R        | R | op    | rs    | rt    | rd                 | shamt | funct    | قالب دستورالعمل حسابى            |
| قالب I        | Ι | op    | rs    | rt    | address (constant) |       |          | قالب دستورالعمل انتقال داده      |

شکل ۱۳: زبان ماشین MIPS بررسی شده تا این بخش

### ۳.۸ کار با کاراکترها و رشتهها

در زبانهای برنامه نویسی، علاوه بر نوع دادههای ۱۶ بیتی و ۳۲ بیتی، نوع داده ۸ بیتی نیز زیاد مورد استفاده قرار می گیرد، می گیرد. به طور مثال کد اسکی  $^{1}$ ، که به عنوان یک استاندارد برای تبادل اطلاعات مورد استفاده قرار می گیرد، شامل یک بایت برای هر کدام از حروف و ارقام می باشد. همچنین رشتهها که امروز در زبانهای برنامه نویسی استفاده می شوند، از کاراکترها تشکیل شده اند که هر کاراکتر در حافظه کامپیوتر، یک بایت را اشغال می کند و نوع داده آن ۸ بیت است. نمایش کد اسکی برای کاراکترها در شکل ۱۴ نشان داده شده است.

| ASCII<br>value | Char-<br>acter |
|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|
| 32             | space          | 48             | 0              | 64             | @              | 80             | Р              | 96             | `              | 112            | р              |
| 33             | !              | 49             | 1              | 65             | Α              | 81             | Q              | 97             | а              | 113            | q              |
| 34             |                | 50             | 2              | 66             | В              | 82             | R              | 98             | b              | 114            | r              |
| 35             | #              | 51             | 3              | 67             | С              | 83             | S              | 99             | С              | 115            | s              |
| 36             | \$             | 52             | 4              | 68             | D              | 84             | Т              | 100            | d              | 116            | t              |
| 37             | %              | 53             | 5              | 69             | E              | 85             | U              | 101            | е              | 117            | u              |
| 38             | &              | 54             | 6              | 70             | F              | 86             | ٧              | 102            | f              | 118            | v              |
| 39             | '              | 55             | 7              | 71             | G              | 87             | W              | 103            | g              | 119            | w              |
| 40             | (              | 56             | 8              | 72             | Н              | 88             | Х              | 104            | h              | 120            | х              |
| 41             | )              | 57             | 9              | 73             | I              | 89             | Υ              | 105            | i              | 121            | у              |
| 42             | *              | 58             | :              | 74             | J              | 90             | Z              | 106            | j              | 122            | z              |
| 43             | +              | 59             | ;              | 75             | K              | 91             | [              | 107            | k              | 123            | {              |
| 44             | ,              | 60             | <              | 76             | L              | 92             | \              | 108            | I              | 124            |                |
| 45             | -              | 61             | =              | 77             | М              | 93             | ]              | 109            | m              | 125            | }              |
| 46             |                | 62             | >              | 78             | N              | 94             | ۸              | 110            | n              | 126            | ~              |
| 47             | /              | 63             | ?              | 79             | 0              | 95             | _              | 111            | 0              | 127            | DEL            |

شکل ۱۴: نمایش اسکی کاراکترها

می توان با استفاده از دستورات w و sw و یک سری دستورات دیگر برای انتقال بایت بین حافظه و رجیسترها استفاده کرد (چون می توان با یک سری از دستورات، یک بایت را از یک کلمه بیرون کشید). اما به هر حال، به علت رایج بودن حضور متنها در برخی برنامهها، معماری MIPS ، دستورالعملهایی برای انتقال بایت دارد. این دستورات، که قبلاً نیز توضیح داده ایم، او sb می باشند. دستورالعمل بار کردن بایت (lb) ، یک بایت را از حافظه خوانده و آن را در ۸ بیت سمت راست یک رجیستر قرار می دهد. دستورالعمل ذخیره کردن بایت (sb) ، یک

1

<sup>&</sup>lt;sup>1</sup> - ASCII

بایت را از  $\Lambda$  بیت سمت راست رجیستر برداشته و آن را در حافظه مینویسد. در زبان برنامه سازی C ، یک رشته از تعدادی کاراکتر تشکیل میشود و انتهای رشته به کاراکتر تهی (NULL) که معادل اسکی آن C است ختم میشود. بنابراین رشته "Cal" در C با C با بایت به صورت اعداد دهدهی C ، C و C نمایش داده میشود. C میباشد، در رشته C میباشد، در رشته C میباشد، در رشته C کیی می کند:

```
void strcpy (char x[], char y[]) {
    int i;
    i = 0;
    while ((x[i] = y[i]) != '\0') /* copy & test byte */
    i += 1;
}

با فرض اینکه آدرسهای پایهی x و y به ترتیب در $a0 و $a1 و $a0 ، کد اسمبلی MIPS مربوط به آن را
بنویسید.
```

پاسخ: کد اسمبلی MIPS به صورت زیر است:

```
strcpy:
        addi $sp, $sp, -4
              $s0, 0($sp)
        SW
              s0, zero, zero # i = 0
        add
L1:
        add \$t1, \$s0, \$a1 \# \$t1 = i + \$a1  (address of y[i])
              t2, 0(t1) # t2 = y[i]
         lb
         add $t3, $s0, $a0 # $t3 = i + $a0 (address of x[i])
         sb
              $t2, 0($t3)
                          \# x[i] = y[i]
         beq $t2, $zero, L2 # if (y[i] == 0) goto L2
         addi \$s0, \$s0, 1 # i = i + 1
        j
               L1
               $s0, 0($sp)
L2:
        lw
              $sp, $sp, 4
        addi
        jr
               $ra
```

در کد اسمبلی فوق به دلیل اینکه محتوای رجیستر \$ (i) از بین میرود، بنابراین بر طبق قرارداد، در ابتدای تابع، مقدار آن را از پشته بازیابی کردهایم. بعد از ذخیره کردن در پشته مقدار آن را از پشته بازیابی کردهایم. بعد از ذخیره کردن در پشته، مقدار \$ (\$ را صفر کردهایم. سپس در یک حلقه تا رسیدن به کاراکتر تهی، رشته \$ را داخل \$ کپی

کردهایم (L1). برای کپی کردن، ابتدا آدرس y[i] را حساب کرده و آن را از حافظه خوانده داخل رجیستر x[i] برای کپی کردن، ابتدا آدرس x[i] را حساب کرده و مقدار x[i] را در آن آدرس ذخیره می کنیم. سپس با دستور beq چک می کنیم که آیا به انتهای رشته رسیده ایم یا نه (اگر به انتهای رشته رسیده باشیم مقدار y[i] که داخل x[i] قرار دارد مساوی صفر می شود). اگر به انتهای رشته نرسیده بودیم، دستور بعدی اضافه کردن x[i] برگشتن به اول حلقه است.

آخرین دستور این تابع نیز به مانند هر تابع، دستور jr است که به برنامهی فراخواننده بازگشت می کند.

### ۳.۹ طرز استفاده از ثابتهای ۳۲ بیتی در معماری MIPS

اگرچه معمولاً ثوابت کوتاه بوده و در یک میدان ۱۶ بیتی جای میگیرند، اما گاهی اوقات به ثوابت بزرگتری نیاز داریم. در MIPS میتوان ثابتهای ۳۲ بیتی را نیز داخل یک رجیستر قرار داد برای این کار باید از دو دستور ان ori به صورت زیر استفاده نمود:

- دستور lui ، ۱۶ بیت بالایی یک رجیستر را با عدد ثابت پر می کند و ۱۶ بیت پایین آن را پاک می کند (با مقدار 0 پر می کند).
- دستور or منطقی بلافصل یا ori که به دنبال دستور lui استفاده می شود، ۱۶ بیت پایینی یک رجیستر را با یک عدد ثابت ۱۶ بیتی و ۱۶ بیت بالایی آن را با ۱۶ بیت 0 ، or منطقی می کند (عملیات منطقی بیت به بیت انجام می شوند).

به طور مثال برای قرار دادن عدد در سیستم دهدهی معادل با عدد 4000000 در داخل یک رجیستر به صورت زیر عمل میشود. این عدد در سیستم دهدهی معادل با عدد 4000000 و در سیستم هگزادسیمال معادل عدد 0000 0000 است. ۱۶ بیت بالای این عدد، مساوی 1101 0000 0000 بوده و معادل با 61 دهدهی میباشد. همچنین ۱۶ بیت پایین این عدد، مساوی 0000 0000 0000 بوده و النا ایر بخواهیم عدد 4000000 را داخل رجیستر 50\$ قراردهیم، از دستورات ایا و ori به صورت زیر استفاده می کنیم.

```
lui $s0, 61 # $s0 = (003D \ 0000)_{16}
ori $s0, $s0, 2304 # $s0 = (003D \ 0900)_{16}
```

توجه: چون اکثر مواقع ثابتهای ۱۶ بیتی برای منظورهای ما کافی است دستورات پردازنده MIPS نیز از ثابتها های ۱۶ بیتی استفاده می کنند. استفاده از ثابتهای ۳۲ بیتی نیز در MIPS امکانپذیر است تنها هزینهٔ اضافی همان طور که در مثال قبل دیدیم یک دستور اضافه و یک رجیستر موقت اضافه است. این مطلب نشان دهنده رعایت قانون امدال از جانب طراحان پردازنده MIPS می باشد. چون ثابتهای ۱۶ بیتی در برنامهها بیشتر از

٤٣

<sup>&</sup>lt;sup>1</sup> - Load upper immediate

<sup>&</sup>lt;sup>2</sup> - OR immediate

ثابتهای ۳۲ بیتی استفاده میشوند، طراحان MIPS نیز دستوراتی طراحی کردند که از ثابتهای ۱۶ بیتی استفاده استفاده میکنند نه از ثابتهای ۳۲ بیتی اب این حال در موارد نادری که لازم است از ثابتهای ۳۲ بیتی استفاده این کار را میتوان با چند دستور انجام داد. در واقع طراحان MIPS بر روی موارد پر استفاده سرمایه گذاری کردهاند نه بر روی موارد کم استفاده و این همان ایده قانون امدال است.

توجه: بعضی از اسمبلرها مانند SPIM ممکن است شبه دستورهایی داشته باشند که با ثابتهای بزرگتر کار - کنند.

توجه: SPIM شبیه ساز ایردازنده SPIM است.

### ثابتهای ۳۲ بیتی در دستورهای بارکردن و ذخیره کردن

همان طور که قبلاً مشاهده کردیم، شکل دستور بارکردن به صورت (\$40) [w \$10, Constant (\$40) میباشد. محدودیت داشتن ثابتهای ۱۶ بیتی ممکن است در دسترسی به آرایههای بزرگ مشکل ایجاد کند. به طور مثال اگر آدرس شروع یک آرایه بزرگتر از  $(2^{16} + 2)$  ( $(2^{16} + 2)$ ) باشد، این ثابت ۱۶ بیتی نمی تواند آن را نمایش دهد و همچنین اگر تعداد عناصر آرایه بیشتر از ۳۲۷۶۷ باشد باز هم این ثابت ۱۶ بیتی نمی تواند اندیس مناسب را نمایش دهد. در چنین شرایطی راه حل MIPS این است که از چند دستور برای پیاده سازی چنین عملی استفاده کنیم. ما باید آدرس واقعی عنصر مورد نظر آرایه را محاسبه نموده و به طور دستی آن را در داخل یک رجیستر قرار دهیم و سپس از این رجیستر برای آدرس دهدهی 3000000 شروع میشود در داخل یک عنصر یک میلیونم (بایت یک میلیونیم) یک آرایه را که از آدرس دهدهی 4000000 شروع میشود در داخل یک رجیستر بار نماید. (در واقع آدرس این عنصر 4000000 خواهد بود و ما نحوه قرار دادن عدد 4000000 در داخل یک رجیستر را در بالا توضیح داده ایم).

```
Lui $s0, 61
Ori $s0, $s0, 2304 # $s0 = 4000000 (decimal)
Lb $t1, 0($s0) # $t1 = Mem[4000000]
```

# ۳.۱۰ نحوه آدرس دهی در دستورات پرش شرطی و غیر شرطی

<sup>&</sup>lt;sup>1</sup> - Simulator

دستورالعملهای پرش در معماری MIPS ، از قالبی به نام نوع J ، استفاده می کنند. در این قالب که سومین و آخرین قالب در معماری MIPS است، از J بیت برای میدان عملوند و از بقیه ی بیتها برای میدان آدرس استفاده می شود. بنابراین دستورالعمل زیر:

#### j 10000 # goto location 10000

به صورت زیر میتواند در کد ماشین نوشته شود (بعداً خواهیم دید که آدرس دهی در دستور پرش اندکی متفاوت است):

| 2     | 2500   |
|-------|--------|
| ۶ بیت | ۲۶ بیت |

**توجه**: کد عمل برای دستور پرش 2 میباشد.

دستورالعمل انشعاب شرطی، بر خلاف دستورالعمل پرش باید دو عملوند را علاوه بر آدرس انشعاب مشخص نماید. بنابراین دستور:

bne \$s0, \$s1, Exit # if (\$s0 != \$s1) goto Exit

به کد ماشین زیر تبدیل می شود که فقط ۱۶ بیت برای آدرس در نظر می گیرد:

| 5     | 16    | 17    | Exit   |
|-------|-------|-------|--------|
| ۶ بیت | ۵ بیت | ۵ بیت | ۱۶ بیت |

اگر مجبور بودیم که آدرسهای برنامه را در میدان ۱۶ بیتی جای دهیم، نمیتوانستیم برنامهای بزرگتر از <sup>216</sup> بایت داشته باشیم، که برای برنامههای امروزی عدد کوچکی است.یک راه دیگر، مشخص کردن یک رجیستر است که همیشه به آدرس انشعاب اضافه شود، طوری که دستورالعمل انشعاب برای آدرسی که میخواهیم به آن پرش کنیم (آدرس مقصد) محاسبه یزیر را انجام دهد:

این مجموع به برنامه اجازه می دهد تا به اندازه ی  $2^{32}$  بایت باشد. در این راه حل، هنوز می توان از انشعابهای شرطی با میدان آدرس ۱۶ بیتی استفاده نمود و مشکل اندازه ی آدرس را حل کرد. در اینجا می توان این سؤال را مطرح نمود که کدام رجیستر؟

پاسخ پرسش بالا، به نحوه ی استفاده ی انشعاب شرطی باز می گردد. انشعابهای شرطی، معمولاً در حلقهها و عبارتهای if دیده می شوند، بنابراین گرایش به انشعاب به یک دستورالعمل نزدیک دارند. به طور مثال، تقریباً نیمی از همه ی انشعابهای شرطی در آزمون کارآیی SPEC2000 به مکانهایی می روند که کمتر از ۱۶ دستورالعمل با آن فاصله دارند. از آنجا که شمارنده ی برنامه (PC)، حاوی آدرس دستورالعمل جاری است، اگر از PC به عنوان رجیستری که به آدرس اضافه می شود، استفاده کنیم، می توانیم در محدوده  $\pm 2^{15}$  کلمه از دستورالعمل جاری انشعاب انجام دهیم. تقریباً همه ی حلقهها و عبارتهای  $\pm 2^{16}$  کلمه هستند، بنابراین PC یک گزینه ی ایده آل است.

این نوع آدرس دهی انشعاب، آدرس دهی نسبی PC' نامیده میشود. همان طور که در فصل  $\Delta$  خواهیم دید، MIPS افزایش یک واحدی PC برای اشاره به دستورالعمل بعدی، برای سخت افزار راحت راست. بنابراین آدرس افزایش یک واحدی PC برای اشاره به دستورالعمل بعدی (PC)، برخلاف دستورالعمل جاری (PC)، نسبی میباشد. MIPS همانند به آدرس دستورالعمل بعدی (PC)، برخلاف دستورالعمل جاری (PC)، نسبی میباشد. PC بسیاری از کامپیوترهای اخیر، از آدرس دهی نسبی برای همه ی انشعابهای شرطی استفاده می کند.

از طرف دیگر، دستورالعملهای پرش و پیوند، توابعی را فراخوانی میکنند که لزوماً ممکن است خود تابع فراخواننده نباشد، و بنابراین ممکن است آدرسی که میخواهیم به آن پرش کنیم، در فاصلهی دوری قرار گرفته باشد، پس برای این حالت باید از روشهای دیگر آدرسدهی استفاده کنیم. معماری MIPS با بهره گیری از قالب لرای دستورالعملهای پرش و پیوند، از آدرسدهی طولانی برای فراخوانی توابع دور استفاده میکند. از آنجا که طول هر دستورالعمل MIPS ، ۴ بایت است، PC استفاده میکند. بنابراین میدان ۱۶ بیتی میتواند با تفسیر میدان به صورت آدرس کلمه نسبی PC استفاده میکند. بنابراین میدان ۱۶ بیتی میتواند با تفسیر میدان به صورت آدرس کلمه نسبی به جای بایت نسبی، ۴ برابر فاصله بیشتر را آدرس دهی نماید. به طور مشابه، میدان ۲۶ بیتی در دستورالعملهای پرش نیز یک آدرس کلمه است، یعنی میتواند آدرس بایت برا برا به کند.

مثال: با فرض اینکه یک حلقهی while به کد اسمبلی زیر تبدیل شده باشد:

```
Loop: sll $t1, $s3, 2 # $t1 = 4 * i
add $t1, $t1, $s6 # $t1 = 4 * i + $s6
lw $t0, 0($t1) # $t0 = A[i]
bne $t0, $s5, Exit # if A[i]!= k then goto Exit
addi $s3, $s3, 1 # i = i + 1
j Loop # goto Loop
```

Exit

و با فرض اینکه آغاز حلقه را در آدرس 80000 در حافظه قرار دهیم، کد ماشین MIPS برای این حلقه را بدست آورید.

| ورت زیر است: | درسها به ص | کد ماشین و آ | پاسخ: َ |
|--------------|------------|--------------|---------|
|--------------|------------|--------------|---------|

| 80000 | 0  | 0  | 19 | 9     | 2 | 0  |  |
|-------|----|----|----|-------|---|----|--|
| 80004 | 0  | 9  | 22 | 9     | 0 | 32 |  |
| 80008 | 35 | 9  | 8  |       | 0 |    |  |
| 80012 | 5  | 8  | 21 | 2     |   |    |  |
| 80016 | 8  | 19 | 19 |       | 1 |    |  |
| 80020 | 2  |    |    | 20000 |   |    |  |
| 80024 |    |    |    |       |   |    |  |

میدانیم که در پردازنده MIPS ، هر آدرس حافظه شامل یک بایت است و همچنین طول دستورالعمل ۳۲ بیت و یا ۴ بایت است. بنابراین آدرس دو دستور پشت سرهم چهار واحد اختلاف دارند. دستورالعمل bne در سطر

٤٦

<sup>&</sup>lt;sup>1</sup> - PC relative addressing

چهارم، ۲ کلمه یا ۸ بایت را به آدرس دستورالعمل بعدی (80016) می افزاید و مقصد انشعاب را به جای اینکه نسبت به خود دستورالعمل انشعاب (12 + 80012) یا با استفاده از آدرس کامل مقصد (80024) مشخص کند، نسبت به دستورالعمل بعدی (8 + 80016) مشخص می کند. دستورالعمل پرش در آخرین سطر، از آدرس کامل LOOP به می کند. LOOP است، استفاده می کند.

### ثابتهای بزرگ در دستورهای پرش

مطالعات تجربی بر روی برنامههای واقعی نشان می دهد که دستورهای پرش شرطی در اکثر مواقع به مقصدهایی پرش می کنند که فاصلهٔ آنها با دستور پرش کمتر از ۳۲۷۶۷ دستور می باشد. دلیل این امر این است که دستورهای پرش اکثراً در داخل حلقهها و یا در مواردی مورد استفاده قرار می گیرند که برنامهنویس می خواهد حجم کد را کاهش دهد. بنابراین اکثر مواقع پرش به فاصلههای نزدیک انجام می شود. اگر شما احتیاج به این داشته باشید که به فاصلههای بزرگتری پرش انجام دهید، می توانید از دستور branch در کنار دستور پرش استفاده کنید. به طور مثال اگر بر چسب Far نشان دهنده فاصله دور تر باشد، عبارتی همانند دستور پیاده سازی \$s1, Far (که می دانیم با ثابتهای ۱۶ بیتی امکان پذیر نیست) می تواند با استفاده از دو دستور زیر پیاده سازی شود.

bne \$s0, \$s1, Next j Far

Next: ....

در این مثال Next برچسبی است که فاصله نزدیک و Far برچسبی است که فاصله دور را نشان می دهد. دستور j مورد استفاده در این مثال می تواند به فاصله دور تر پرش بدون شرط انجام دهد.

توجه: باز هم در این مثال میبینیم که طراحان MIPS روی این نکته دقت داشته اند که موارد معمول تر و پرکاربردتر را سریعتر کنند (قانون امدال). به دلیل اینکه معمولاً در برنامه ها به فواصل دور پرش صورت نمی-گیرد.

### ٣.١١ شبه دستورات

اسمبلرهای پردازنده MIPS برای اینکه کار برنامهنویسی به زبان اسمبلی راحت تر شود، تعدای دستور اضافه بر مجموعه دستورات در اختیار قرار میدهند که این دستورات جزو دستورات واقعی که بر روی سخت افزار پردازنده اجرا میشوند نیستند بلکه هر کدام از آنها خود نماینده یک یا چند دستور واقعی هستند که برای راحت تر شدن برنامهنویسی و کاهش حجم برنامه مورد استفاده قرار میگیرند. به این دستورات اضافه، شبه دستور گفته میشود.

به طور مثال شما می توانید شبه دستورات li و move را به صورت زیر استفاده کنید:

li \$a0, 2000 # \$a0 = 2000

<sup>1</sup> - Pseudo instruction

move \$a1, \$t0 # \$a1 = \$t0

دستورات فوق احتمالاً واضحتر از دستورات واقعى زير باشند كه قبلاً توضيح داده شدند.

addi \$a0, \$0, 2000 # \$a0 = 2000 add \$a1, \$t0, \$0 # \$a1 = \$t0

توجه: نرم افزار اسمبلر که برنامه اسمبلی را به کد ماشین تبدیل میکند در هر جای برنامه اگر شبه دستوری ببیند دستورات معادل آن را از مجموعه دستورات واقعی جایگزین خواهد کرد.

نکته: در هر محاسبهای، قبل از انجام محاسبه، حتماً باید شبه دستورات را با معادل آنها از دستورات واقعی جایگزین کرد.

## دستورهای شبه پرش<sup>۱</sup>

پردازنده MIPS فقط دو دستور برای پرش شرطی دارد که عبارتند از beq و beq. بقیه دستورات پرش شرطی را MIPS slt دستور بودند! اسمبلر MIPS ، شبه دستورهای پرش را با استفاده از دستور MIPS تا به حال دیده اید همگی شبه دستور بودند! اسمبلر MIPS ، شبه دستورهای پرش را با استفاده از دستور واقعی MIPS تا به صورت MIPS همیکند. به طور مثال شبه دستور MIPS به صورت MIPS به صورت زیر تشکیل شده است.

slt \$at, \$a0, \$a1 # if (\$a0 < \$a1) \$at = 1; else \$at = 0; bne \$at, \$0, Label # if (\$at=0) goto Label;

در کد فوق اگر at=1 شود، در این صورت پرش صورت می گیرد چون  $0 \neq 1$  . و در صورتی at=1 می شود که at=1 باشد. بنابراین پرش وقتی انجام می شود که at=1 باشد.

### دستورهای شبه پرش بلافصل

برای دستور slt نسخهٔ بلافصلی به نام slt وجود دارد که یک رجیستر را با یک عدد ثابت مقایسه می کند با blti استفاده از دستور slti می توان شبه دستورهای پرش شرطی بلافصل را ایجاد کرد. به طور مثال شبه دستور \$a0,5,label در واقع از دو دستور واقعی زیر تشکیل شده است.

slt \$at, \$a0, 5 bne \$at, \$0, Label # Branch if \$a0 < 5

<sup>&</sup>lt;sup>1</sup> - Pseudo branches

<sup>&</sup>lt;sup>2</sup> - branch-if-less-than